数字电路555定时电路及其应用.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路555定时电路及其应用

实验六 555定时电路及其应用 一、实验目的 1、熟悉555型集成定时电路结构、工作原理及其特点 2、掌握555型集成定时电路的基本应用 二、实验原理 集成定时器或555电路,是一种数字、模拟混合型的中规模集成电路,应用十分广泛。它是一种产生时间延迟和多种脉冲信号的电路,由于内部电压标准使用了三个5K电阻,故取名555电路。其电路类型有双极型和CMOS型两大类,二者的结构与工作原理类似。几乎所有的双极型产品型号最后的三位数码都是555或556;所有的CMOS产品型号最后四位数码都是7555或7556,二者的逻辑功能和引脚排列完全相同,易于互换。555和7555是单定时器。556和7556是双定时器。双极型的电源电压VCC=+5V~+15V,输出的最大电流可达200mA,CMOS型的电源电压为+3~+18V。 555电路的内部电路方框图如图6-1所示。它含有两个电压比较器,一个基本RS触发器,一个放电开关管T,比较器的参考电压由三只 5KΩ的电阻器构成的分压器提供。它们分别使高电平比较器A1 的同相输入端和低电平比较器A2的反相输入端的参考电平为2/3VCC和1/3VCC。A1与A2的输出端控制RS触发器状态和放电管开关状态。当输入信号自6脚,即高电平触发输入并超过参考电平2/3VCC时,触发器复位,555的输出端3脚输出低电平,同时放电开关管导通;当输入信号自2脚输入并低于1/3VCC时,触发器置位,555的3脚输出高电平,同时放电开关管截止。是复位端(4脚),当=0,555输出低电平。平时 端开路或接VCC 。 图6-1 555定时器内部框图及引脚排列 VC是控制电压端(5脚),平时输出2/3VCC作为比较器A1 的参考电平,当5脚外接一个输入电压,即改变了比较器的参考电平,从而实现对输出的另一种控制,在不接外加电压时,通常接一个0.01μf的电容器到地,起滤波作用,以消除外来的干扰,以确保参考电平的稳定。T为放电管,当T导通时,将给接于脚7的电容器提供低阻放电通路。 555定时器主要是与电阻、电容构成充放电电路,并由两个比较器来检测电容器上的电压,以确定输出电平的高低和放电开关管的通断。这就很方便地构成从微秒到数十分钟的延时电路,可方便地构成单稳态触发器,多谐振荡器,施密特触发器等脉冲产生或波形变换电路。 三、实验设备与器件 1、 现代数字电路系统实验箱 2、 直流数字万用表 3、74ls555 电位器、电阻、电容若干 四、实验内容 1、设计由555构成施密特触发器 图6-2 施密特触发器 2、设计由555构成多谐振荡器 图6-3 占空比固定的多谐振荡器 图6-3 占空比可调的多谐振荡器 五、实验预习要求 1、 复习有关555定时器的工作原理及其应用。 2、 拟定实验中所需的数据、表格等。 3、 如何用示波器测定施密特触发器的电压传输特性曲线? 六、实验报告 1、绘出施密特触发器的传输特性曲线,定量绘出观测到的波形 2、分析、总结实验结果 EDA实验一、QuartusII工具软件QuartusII软件概述 QuartusII软件Altera公司最新版本的EDA开发软件,支持APEX系列、Cyclone系列、Stratix系列和Excalibur系列等新型系列器件的开发。含有工作组计算、集成逻辑分析仪、EDA工具集成、多过程支持、增强重编译和IP集成等特性。支持百万门级的设计,支持高速I/O设计具有更强的设计能力和更快的编译速度。QuartusII开发软件为可编程片上系统(SOPC)设计提供了一个完整的设计环境。无论是使用个人电脑、NUIX或Linux工作站,QuartusII都提供了方便设计、快速编译处理以及编程功能。为了保证QuartusII能正常运行,首次运行QuartusII必须设置license.dat文件。否则仿真和下载等功能将被禁用。QuartusII在弹出界面中选择specify valid license file,点击ok后出现对话框点击“...”按钮,在出现的对话框中选择License.dat文件或。就可以进行项目设计的一系列工作了。 QuartusII输入的设计过程可分为创建工程、输入文件、项目编译、项目校验和编程下载等几个步骤。 QuartusII提供了图形编辑器,通过图形编辑器可以编辑图形和图表模块,画出熟悉的原理图,产生原理图文件(.bdf)。 原理图文件产生后,需要进行设计编译处理、波形仿真、器件编程。为简化原理图的设计过程,QuartusII建立了常用的符号库,在库中提供了各种逻辑功能的符号,包括宏功能(Macrofunction)符号和图元(Primitive)等,供设计人员直接调用。 现通过一个简单设计实例说明原理图输入的设计过程。 设计放d:\nand2_la

文档评论(0)

xy88118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档