- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的人机界面控制器IP核
摘要:本文结合可复用IP设计理念和FPGA技术特点,设计并实现了基于Avalon总线的能完成硬件可配置和可裁减的人机界面控制器IP软核。完成了VFD荧光管位数、键盘按键个数以及LCD液晶屏类型(STN/TFT)可配置的控制,并带有独立的帧存储控制器。
关键词:FPGA;IP核;人机界面控制器
中图分类号:TN402文献标识码:A文章编号:1007-9599 (2011) 03-0000-02
FPGA-based Human-Machine Interface Controller IP Core
Zhang Yufen,Wang Weiwei,Li Kangle
(Harbin Finance University,Harbin150030,China)
Abstract:In this paper,reusable IP design and FPGA technology features,design and implemented based on Avalon bus to complete the hardware can be configured and can be cut in the man-machine interface controller IP soft core.VFD fluorescent tubes completed the median number of keyboard keys and the LCD screen type LCD (STN / TFT) can be configured to control the frame with a separate memory controller.
Keywords:FPGA;IP core;Man-machine interface controller
本设计是为SOC系统提供基于Avalon总线的,可配置的人机界面控制器IP软核,可将键盘按键作为处理器的输入选择;将相关信息显示在VFD荧光管和LCD液晶屏上,并且带有独立的帧存储器。具体支持的功能如下:
位数可配置的VFD荧光管以及STN/TFT两种类型的LCD屏完成系统的输出显示,按键个数可配置的阵列式键盘完成系统的输入选择。
一、功能框图和总体设计
典型的人机界面显示应用系统包括如下几个部件:人机界面控制器、总线、微控制器(Micro Controller Unit,MCU)、显示存储器和人机界面交互控制的输入输出相关器件。如图1所示。
人机界面控制器包括液晶显示控制、键盘扫描和荧光管显示控制、显示存储器控制以及相关的逻辑设计等,该控制器负责接受MCU的配置,通过总线把要显示的原始数据保存到显示存储器上,并且再通过控制逻辑将显示数据读出,然后按照LCD屏类型和显示设置转换为需要的格式,并按照屏时序要求发送出去;通过总线把MCU生成的显示数据发送给荧光管进行显示;把键盘按键传递给MCU进行输入控制[1]。
本设计采用Quartus II 6.0[2]作为开发工具,选用Altera公司推出的嵌入式Nios II软核处理器[3]以及Avalon交换式总线。帧存储器选用的SDRAM是ICSI推出的64MBIT的IS42S16400B。输入输出器件:STN型和TFT型可配置的液晶屏,按键个数可配置的行列式键盘和位数可配置的VFD荧光管。
二、人机界面控制器模块划分以及交互方式
可将该人机界面控制器分为以下四个模块:总线接口模块、帧存储器接口模块、图像数据处理模块、人机界面显示接口模块。
(一)总线接口模块。接受Nios II软核处理器对系统寄存器组的设定和向原始数据写缓存(WriteMem_fifo)写入图像数据。
(二)帧存储器接口模块。完成帧存储器的读写以及其他时序控制。首先帧存储控制器按照系统寄存器的设定将原始数据写缓存(WriteMem_fifo)里的图像数据写入帧存储器以待缓冲,图像数据处理模块再按照系统寄存器从指定的位置读取显示数据,将其保存在原始数据读缓存(ReadMem_fifo)中进行后续的处理及显示。
(三)图像数据处理模块。此模块从ReadMem_fifo读取图像数据,按照系统寄存器的设置来对数据进行处理,然后把处理后的数据存入像素输出缓存(Out_fifo)。
(四)人机界面显示接口模块。此模块按照配置寄存器的设置产生LCD屏[4]的行扫描信号、帧扫描信号以及输出使能信号,并在适当的时候把输出缓存中的数据按照正确的格式输出;产生键盘扫描和译码电路,发出按键中断信号并将键值作为输入选择和控制VFD荧
文档评论(0)