(精选)数字电路EDA设计(第二版)第六章 典型数字系统设计课件.pptVIP

(精选)数字电路EDA设计(第二版)第六章 典型数字系统设计课件.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章 典型数字系统设计 ;分频电路;偶数分频 ;ARCHITECTURE a OF div_fre IS SIGNAL cnt: STD_LOGIC_VECTOR (3 DOWNTO 0); SIGNAL div_tmp:STD_LOGIC; BEGIN PROCESS (clk) BEGIN IF (rst=1) THEN cnt=0000; ELSIF (clk’EVENT AND clk=1) THEN IF (cnt=1111) THEN cnt= (OTHERS=0); div_tmp=1; ELSE cnt=cnt+1; div_tmp=0; END IF; END IF; END PROCESS; div_out=div_tmp; END a;;LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY div_fre IS PORT (clk:IN STD_LOGIC; rst:IN STD_LOGIC; div_out:OUT STD_LOGIC); END div_fre; ARCHITECTURE a OF div_fre IS SIGNAL cnt1,cnt2: STD_LOGIC_VECTOR (3 DOWNTO 0); SIGNAL div_tmp1,div_tmp2:STD_LOGIC; BEGIN PROCESS (clk,rst) BEGIN IF (rst=1) THEN cnt1=0000; ELSIF (clk’EVENT AND clk=1) THEN IF (cnt1=1110) THEN div_tmp1=NOT div_tmp1; cnt1= (OTHERS=0); ELSIF (cnt1=0111) THEN div_tmp1=NOT div_tmp1; cnt1= cnt1+1; ELSE cnt1=cnt1+1; END IF; END IF; END PROCESS; PROCESS(clk,rst) BEGIN IF (rst=1) THEN cnt2=0000; ELSIF (CLK’EVENT AND CLK=0) THEN IF (cnt2=1110) THEN div_tmp2=NOT div_tmp2; cnt2= (OTHERS=0); ELSIF (cnt2=0111) THEN div_tmp2=NOT div_tmp2; cnt2= cnt2+1; ELSE cnt2=cnt2+1; END IF; END IF; END PROCESS; div_out=div_tmp1 OR div_tmp2; END a;; X.5分频 ; 采用VHDL编程实现分频系数为N=6.5的分频器,可采用以下方法:首先进行模7的计数,在计数到6时,将输出时钟赋为1,并且将计数值清零。这样,当计数值为6时,输出时钟才为1,只要再设计一个扣除脉冲电路,每到7个脉冲就扣除一个脉冲,即可实现6+0.5分频时钟。 ;LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY div_half IS PORT(clkin:IN STD_LOGIC; div_out:BUFFER STD_LOGIC); END div_half; ARCHITECTURE a OF div_half IS SIGNAL clktmp,out_divd:STD_LOGIC; SIGNAL cnt:STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN clktmp=clkin XOR out_divd; P1: PROCESS(clktmp) BEGIN IF clktmpEVENT AND clktmp=1 THEN IF cnt=0110 THEN out_div=1; cnt=0000; ELSE cnt=cnt+1; out_div=0; END IF; END IF; END PROCE

您可能关注的文档

文档评论(0)

youngyu0329 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档