- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
语言分频器的设计
分频器的应用非常的广泛。 * 先对时钟信号进行计数,然后根据计数值决定输出高电平还是低电平。 * 基本方法仍然是定义一个计数器,对输入基准时钟信号进行计数,然后根据计数值来控制输出为高电平还是低电平。 * 专题二. 经典模块设计 ——分频器设计 专题内容: 1. 分频器的原理 2. 二进制分频器的设计 3. 偶数分频器的设计 4. 奇数分频器的设计 5. 占空比可调的分频器的设计 6. 小数分频器的设计 1. 分频器的原理 分频器就是对较高频率的信号进行分频,得到较低频率的信号。 常见的分频器有二进制分频器、偶数分频器、奇数分频器、占空比可调的分频器和小数分频器。 分频系数(倍率) rate=fin / fout 2. 二进制分频器的设计 二进制分频就是对输入时钟进行2的整数次幂分频。 设计原理:(rate=2N,N是整数) 定义一个N位的计数器,对输入的时钟脉冲进行计数,计数结果的第N-1位就是对输入时钟的2的N次幂分频。将相应的位数取出即可得到分频时钟。 二进制分频器的VHDL源程序 Library ieee; Use ieee.std_logic_1164.all; Use ieee.std_logic_unsigned.all; Use ieee.std_logic_arith.all; Entity fdiv is generic(N: integer:=3); --rate=2N,N为正整数 port( clkin: IN std_logic; clkout: OUT std_logic ); End fdiv; Architecture a of fdiv is signal cnt: std_logic_vector(N-1 downto 0); Begin process(clkin) begin if(clkinevent and clkin=1) then cnt = cnt+1; end if; end process; clkout = cnt(N-1); End a; 仿真结果 从波形图可以看到,clkout是clkin的8分频,也就是2的3次幂分频。 如果要产生其他次幂分频,直接修改generic类属变量参数即可。 3. 偶数分频器的设计 rate=even(偶数),占空比50% 设计原理: 定义一个计数器对输入时钟进行计数,在计数的前一半时间里,输出高电平,在计数的后一半时间里,输出低电平,这样输出的信号就是占空比为50%的偶数分频信号。例如,6分频,计数值为0~2输出高电平,计数值为3~5输出低电平。 偶数分频器的VHDL源程序(1) Library ieee; Use ieee.std_logic_1164.all; Use ieee.std_logic_unsigned.all; Use ieee.std_logic_arith.all; Entity fdiv is generic(N: integer:=6); --rate=N,N是偶数 port( clkin: IN std_logic; clkout: OUT std_logic ); End fdiv; Architecture a of fdiv is signal cnt: integer range 0 to n-1; Begin process(clkin) --计数 begin if(clkinevent and clkin=1) then if(cntn-1) then cnt = cnt+1; else cnt = 0; end if; end if; end process; process(cnt) --根据计数值,控制输出时钟脉冲的高、低电平 begin if(cntn/2) then clkout = 1; else clkout = 0; end if; end process; End a; 偶数分频器的VHDL源程序(2) Library ieee; Use ieee.std_logic_1164.all; Use ieee.std_logic_unsigned.all; Use ieee.std_logic_arith.all;
您可能关注的文档
最近下载
- 2022年4月自考试题07724物流系统工程.docx VIP
- 2021年10月自考(07724)《物流系统工程》考试题.pdf VIP
- 吉林省2025年初中学业水平考试暨第四次统一模拟联考 数学试卷(含答题卡、答案).pdf VIP
- 【精选】《专家与通人》《专家与通人》.ppt VIP
- 卫星通信基础题库及答案.doc
- GB51101-2016 太阳能发电站支架基础技术规范.docx VIP
- 部编版小学六年级语文上册第17课《盼》精美课件.pptx
- 工厂火灾应急处置流程.pptx VIP
- 2025年高考语文模拟试卷03(新高考Ⅱ卷)及答案.docx VIP
- 《电气控制技术应用与实训》 课件 4.1工作台自动往返控制电路安装与调试.pptx
原创力文档


文档评论(0)