电子线路设计06(数电).ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子线路设计06(数电)

  2) 创建电路   (1) 在器件库中选中两个74160N,其中U13为低位,U14为高位。U13(低位)的清零端CLR和计数控制端ENP、ENT接高电平(VCC)。U14(高位)的清零端CLR接高电平(VCC)。U14(高位)计数控制端ENP、ENT应接74160N U13(低位)进位输出RCO端,构成8421BCD码一百进制计数器。   (2) 时钟脉冲取方波信号V5作为74160N U13(低位)的计数输入,CLK=1 kHz。   (3) 由于送数端LOAD同步作用,U14(高位)和U13(低位)输入端的数据DCBA都取0000,LOAD取U14(高位)QCQA和U13(低位)QDQA的与非,即当U14(高位)QDQCQBQA=0101,U13(低位)QDQCQBQA=1001时,LOAD=0,下一个时钟脉冲上升沿到来,计数器置入并行数据0000,0000。   (4) 用两个带译码七段LED数码管接QDQCQBQA。由74160N构成的六十进制计数器如图6-23所示。 3) 观测输出 启动仿真开关,数码管循环显示00,01,…,59。 6.10 移位寄存器及其应用   例6.10 用74194N构成反馈移位型序列信号发生器。   1) 原理   74194N是4位通用移位寄存器,具有左移、右移、并行置数、保持、清除等多种功能。74194N的逻辑符号如图8-24中器件U4所示。CLR为异步清零端,且低电平有效,SR为右移串行数据输入端,SL为左移串行数据输入端,D、C、B、A为预置数据输入端,QAQBQCQD为输出端。工作方式由S1S0控制:异步清零输入端CLR=1(VCC),当S1S0=10时,在时钟脉冲CLK上升沿作用下,实现左移位操作;当S1S0=01时,在时钟脉冲CLK上升沿作用下,实现右移位操作;当S1S0=00时,不实现移位操作,处于保持状态;当S1S0=11时,在时钟脉冲CLK上升沿作用下,实现送数操作。   2) 创建电路   (1) 在元器件库中选中74194N。   (2) 时钟脉冲输入取频率f=1 kHz的方波信号。   (3) 在元(器)件库中选中数选器74153N,用它实现反馈函数。对74153N进行如下设置:使能端EN接地;数据输入0端接1,数据输入1端接QD,数据输入2端接1,数据输入3端接0;地址1端接QA,地址0端接QC;数选器74153N输出1Y(7端)作为反馈函数送到左移串行输入端SL。     (4) ?74194N输出QAQBQCQD从上到下依次接逻辑分析仪。电路如图6-24所示。 图6-24 反馈移位型序列信号发生器   3) 观测输出   启动仿真开关,双击逻辑分析仪图标,观察输出波形,如图6-25所示。由电路输出波形可知:QA、QB、QC、QD输出的序列全按100111循环,只是初始相位不同,且QAQBQCQD依次实现左移位操作。 图6-25 输出波形 6.11 电阻网络DAC设计   数/模转换就是把在时间上和幅度上离散的数字量转换为连续变化的模拟量(电流或电压),实现这一转换的电路或器件称作数/模转换器,又称D/A转换器(DAC)。   例6.11 用T型电阻网络设计一个DAC。   1) 原理   四位T型电阻网络D/A转换器如果Rf?=3R, Vo可表示为   四位倒T型R-2R电阻网络DAC中同样也只有R和2R两种阻值,其电路特点为:基准电压为-VR;Di=1时电流流向运算放大器,Di=0时电流流向地。电源所提供的电流是恒定的。如果Rf?=R由倒T型电阻网络得出,则   2) 创建电路   (1) 在元(器)件库中单击Basic(基本元器件),再单击电阻,R1、R2、R3取1 kohm,R10、R11、R12、R13、R14、R15取2 kohm。   (2)? DAC输入D3、D2、D1、D0由字信号发生器产生。靠近运放U1的数据为高位(D3)接字信号发生器高位(3端)。电路如图6-26所示。 图6-26 T型电阻网络DAC   3) 观测输出   启动仿真开关,双击字信号发生器图标,设置参数,通过字信号发生器的输入数据为0000~0111递增。双击示波器图标,观测输出波形为阶梯形波,如图6-27所示。 图6-27 T型电阻网络DAC构成的梯形波发生器 6.12 555定时器及其应用   555定时器有TTL型和CMOS型两类产品,它们的功能和外部引脚排列完全相同。   LM555H定时器的逻辑符号如图6-28中的器件U1所示。   管脚1为接地端GND。   管脚2为低电平触发输入端TRI。该端电平低于VCC/3(或VCO/2)时,输出Q为高电平。   管脚3为输出端OUT。   管脚4为复位端

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档