- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
在您设计可编程门阵列(FPGA)电
FPGA 电路设计:
应对电源相关问题的挑战
应用指南
引言 FPGA 电路功率分析 现有解决方案存在的问题
在您设计可编程门阵列(FPGA)电 FPGA 电路的功耗与几项因素,特 目前通行的上电解决方案
路时,必须极端重视电源问题,从而使 别是与其设计相关。这些因素包括配置 在给FPGA 电路上电时,工程师有
最终产品能在所有可能的工作条件下无 FPGA 所使用硬件描述语言的优化质 两种常用的方法: 固定稳压电路和单路
缺陷和处于最优状态。FPGA 电路电源 量,与I/O 的连接接口,以及I/O流量的 输出可编程电源: 固定稳压电路抑制正
有两项需考虑的问题: FPGA 电路上电 频率。您需要在所有可能工作条件下测 常的上电序列特性,通过 RC 网络实现
要求和FPGA 电路功率分析。这篇应用 试 FPGA 电路功耗,从而确定设计必须 要求的变化率。由于缺少灵活性,这种
指南探讨这两方面的要求,讨论您可能 提供的最大电源功耗。您还需要捕获大 解决方案不能很好适应电路设计的前期
遇到的挑战,以及帮助您应对挑战的解 电流尖峰的精确轮廓,并施加时间戳 要求。设计师需要在FPGA允许范围内
决方案。 记,以确定尖峰是在哪一工作点出现。 通过精调上电序列和变化率优化开机功
可能还需要为电源资源有限的产品(例 耗,而这些解决方案却只有很小的优化
FPGA 电路的上电 如由电池供电的设备)进一步优化设计。 空间。如果FPGA在开机时发生问题,比
FPGA 电路功率分析对于设计中的热管 如锁死,稳压电路也不能为调试提供多
FPGA 电路有多路电源输入。为优
理也是重要的。过热有可能损坏硅器 少有用信息。
化开机接通时的电流拖曳,防止锁死和
件,因此也许需要调整所设计产品的尺
永久性的电路损坏,这些电源输入必须
寸,从而允许更大的散热面积,或更多 作为另一种设计前期的解决方案,
有精确的上电序列和 / 或正确的电压变
的冷却气流。 可编程电源能够避免许多与固定稳压电
化率。如果FPGA 电路包括一片或多片
路相伴的头痛问题。但这种方案需要编
专用集成电路(ASIC) ,或需要配置与
程,可是利用象Windows这样的非实时
FPGA 通信的器件,上电过程也许相当
操作系统对FPGA电路设置严格的上电
复杂。在这种情况下,可能要在 FPGA
时间序列和变化率,将是非常困难,甚
自身完全配置前或配置后,依照某种时
至是不可能实现的。
序给其它器件上电。同时也需要防止开
机接通时的毛刺干扰和降低开机接通的
功耗。
通常情况下,随着公司项目的发 的 I/O 流量。只要想象高速以太网交换 得到更大的功率和电流能力。这些
展,您的 FPGA 电路设计目标会有所变 机中FPGA 电路的
文档评论(0)