数字电子技术 --第02章 门电路 TTL逻辑门电路.pptVIP

数字电子技术 --第02章 门电路 TTL逻辑门电路.ppt

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术 --第02章 门电路 TTL逻辑门电路

2.3 TTL逻辑门电路 2.几个重要参数 (1)输出高电平电压VOH——在正逻辑体制中代表逻辑“1”的输出电压。VOH的理论值为3.6V,产品规定输出高电压的最小值VOH(min)=2.4V。 (2)输出低电平电压VOL——在正逻辑体制中代表逻辑“0”的输出电压。VOL的理论值为0.3V,产品规定输出低电压的最大值VOL(max)=0.4V。 (3)关门电平电压VOFF——是指输入低电压的最大值。在产品手册中常称为输入低电平电压,用VIL(max)表示。产品规定VIL(max)=0.8V。 3.抗干扰能力 低电平噪声容限 VNL=VOFF-VOL(max)=0.8V-0.4V=0.4V 高电平噪声容限 VNH=VOH(min)-VON=2.4V-2.0V=0.4V 1.输入低电平电流IIL与输入高电平电流IIH (p116) (1)输入低电平电流IIL——是指当门电路的输入端接低电平时,从门电路输入端流出的电流。 可以算出: (2)输入高电平电流IIH——是指当门电路的输入端接高电平时,流入输入端的电流。 由于βi的值都远小于1, 所以IIH的数值比较小,产品规定:IIH<40uA。 输入伏安特性曲线(见P116) (1)灌电流负载——当驱动门输出低电平时,电流从负载门灌入驱动门。 NOL称为输出低电平时的扇出系数。 (2)拉电流负载——当驱动门输出高电平时,电流从驱动门拉出,流至负载门的输入端。 一般NOL≠NOH,常取两者中的较小值作为门电路的扇出系数,用NO表示。 (输入负载特性P115) 2.或非门 3.与或非门 在工程实践中,有时需要将几个门的输出端并联使用,以实现与逻辑,称为线与。普通的TTL门电路不能进行线与。 为此,专门生产了一种可以进行线与的门电路——集电极开路门。 (1)当输出高电平时, RP不能太大。RP为最大值时要保证输出电压为VOH(min)。 得: (1)三态输出门的结构及工作原理。 当EN=0时,G输出为1,D1截止,相当于一个正常的二输入端与非门,称为正常工作状态。 当EN=1时,G输出为0,T4、T3都截止。这时从输出端L看进去,呈现高阻,称为高阻态,或禁止态。 三态门在计算机总线结构中有着广泛的应用。 (a)组成单向总线——实现信号的分时单向传送。 * 一、TTL与非门的基本结构及工作原理 1.TTL与非门的基本结构 TTL与非门的基本结构 2.TTL与非门的逻辑关系 (1)输入全为高电平3.6V时。 T2、T3饱和导通, 输入全为高电平时, 输出为低电平。 由于T2饱和导通,VC2=1V。 T4和二极管D都截止。 由于T3饱和导通,输出电压为: VO=VCES3≈0.3V 该发射结导通,VB1=1V。T2、T3都截止。 (2)输入有低电平0.3V 时。 输入有低电平时, 输出为高电平。 忽略流过RC2的电流,VB4≈VCC=5V 。 由于T4和D导通,所以: VO≈VCC-VBE4-VD =5-0.7-0.7=3.6(V) 综合上述两种情况,该电路满足与非的逻辑功能,即: 2.TTL与非门传输延迟时间tpd 导通延迟时间tPHL——从输入波形上升沿的中点到输出波形下降沿的中点所经历的时间。 一般TTL与非门传输延迟时间tpd的值为几纳秒~十几个纳秒。 截止延迟时间tPLH——从输入波形下降沿的中点到输出波形上升沿的中点所经历的时间。 与非门的传输延迟时间tpd: 二、TTL与非门的电压传输特性及抗干扰能力 1.电压传输特性曲线: Vo=f(Vi) A B C D E (4)开门电平电压VON——是指输入高电压的最小值。在产品手册中常称为输入高电平电压,用VIH(min)表示。产品规定VIH(min)=2V。 (5)阈值电压Vth——电压传输特性的过渡区所对应的输入电压,即决定电路截止和导通的分界线,也是决定输出高、低电压的分界线。 即Vi<Vth,与非门关门,输出高电平; Vi>Vth,与非门开门,输出低电平。 Vth又常被形象化地称为门槛电压。Vth的值为1.3V~1.4V。 TTL门电路的输出高低电平不是一个值,而是一个范围。 同样,它的输入高低电平也有一个范围,即它的输入信号允许一定的容差,称为噪声容限。 三、TTL与非门的带负载能力 产品规定IIL<1.6mA。 倒置的放大状态: IIH=βiIB1, βi为倒置放大的电流放大系数。 2.带负载能力 (p116) 当负载门的个数增加,灌电流增大,会使T3脱离饱和,输出低电平升高。因此,把允许灌入输出端的电

文档评论(0)

f8r9t5c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8000054077000003

1亿VIP精品文档

相关文档