数字电子技术 --第05章 时序逻辑电路寄存器.pptVIP

数字电子技术 --第05章 时序逻辑电路寄存器.ppt

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术 --第05章 时序逻辑电路寄存器

5.3 寄存器 74LS175的功能: CR是异步清零控制端。 二、移位寄存器 移位寄存器——不但可以寄存数码,而且在移位脉冲作用下,寄存器中的数码可根据需要向左或向右移动1位。 设移位寄存器的初始状态为0000,串行输入数码DI=1101,从高位到低位依次输入。其状态表如下: 右移寄存器的时序图: 由于右移寄存器移位的方向为DI→Q0→Q1→Q2→Q3,所以又称上移寄存器。 (2)左移寄存器 2 .双向移位寄存器 将右移寄存器和左移寄存器组合起来,并引入一控制端S便构成既可左移又可右移的双向移位寄存器。 当S=1时,D0=DSR、D1=Q0、D2=Q1、D3=Q2,实现右移操作; 三、集成移位寄存器74194 74194为四位双向移位寄存器。 74194的功能表 四、移位寄存器构成的移位型计数器 1. 环形计数器 2.扭环形计数器 为了增加有效计数状态,扩大计数器的模,可用扭环形计数器。 * 集成数码寄存器74LSl75 : 一、 寄存器 数码寄存器——存储二进制数码的时序电路组件 CR D0~D3是并行数据输入端,CP为时钟脉冲端。 Q0~Q3是并行数据输出端。 0 1 1 1 CR 清零 × ↑ 1 0 CP 时钟 × × × × d0 d1 d2 d3 × × × × × × × × D0 D1 D2 D3 输 入 0 0 0 0 d0 d1 d2 d3 保 持 保 持 Q0 Q1 Q2 Q3 输 出 工作模式 异步清零 数码寄存 数据保持 数据保持 74LS175的功能表 1.单向移位寄存器 (1)右移寄存器(D触发器组成的4位右移寄存器) 右移寄存器的结构特点:左边触发器的输出端接右邻触发器的输入端。 0 CP 移位脉冲 DI 输入数码 0 0 0 0 Q0 Q1 Q2 Q3 输 出 1 1 1 0 0 0 1 1 0 0 1 2 0 3 0 1 1 0 1 4 1 0 1 1 在4个CP作用下,输入的4位串行数码1101全部存入了寄存器中。这种方式称为串行输入方式。 0 1 2 3 4 CP 移位脉冲 1 1 0 1 DI 输入数码 0 0 0 0 1 0 0 0 1 1 0 0 0 1 1 0 1 0 1 1 Q0 Q1 Q2 Q3 输 出 左移寄存器的结构特点:右边触发器的输出端接左邻触发器的输入端。 其中,DSR为右移串行输入端,DSL为左移串行输入端。 当S=0时,D0=Q1、D1=Q2、D2=Q3、D3=DSL,实现左移操作。 D触发器组成的双向移位寄存器: Q0和Q3分别是左移和右移时的串行输出端,Q0、Q1、Q2和Q3为并行输出端。 DSL 和DSR分别是左移和右移串行输入。D0、D1、D2和D3是并行输入端。 CR CR 异步清零 0 0 0 0 × × × × × × × × × 0 保 持 Q0n Q1n Q2n Q3n × × × × × × × 0 0 1 输 入 1 1 1 1 1 CR 清零 1 1 1 0 1 0 0 1 0 1 S1 S0 控 制 左 移 Q1n Q2n Q3n 1 Q1n Q2n Q3n 0 × × × × × × × × ↑ ↑ 1 × 0 × 右 移 1 Q0n Q1n Q2n 0 Q0n Q1n Q2n × × × × × × × × ↑ ↑ × 1 × 0 × × DSL DSR 串行输入 ↑ CP 时钟 D0 D1 D2 D3 D0 D1 D2 D3 并行输入 D0 D1 D2 D3 Q0 Q1 Q2 Q3 输 出 工作模式 并行置数 环形计数器的特点

文档评论(0)

f8r9t5c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8000054077000003

1亿VIP精品文档

相关文档