毕业论文-基于FPGA的IIR数字滤波器的实现[精品].docVIP

毕业论文-基于FPGA的IIR数字滤波器的实现[精品].doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业论文-基于FPGA的IIR数字滤波器的实现[精品]

1 引言 数字信号处理(Digital Signal Processing DSP)在通信与信息系统、信号与信息系统、自动控制、雷达、军事、航空航天、医疗和家用电器等众多领域得到了广泛应用。在数字信号处理应用中,数字滤波器十分重要并已经获得广泛应用。 1.1 数字信号处理简介 近年来由于半导体技术、计算机技术的成熟与迅速发展,使得科技与生活的密切结合,尤其是数字信号处理的突飞猛进,以及许多组件得以数字化及一体化,提供了小型、多功能、低成本与低功率消耗的特性。由于数字信号先天上优于模拟信号,因此数字信号对噪声的免疫力远较模拟信号来得好,信号能长时间的保存或长距离的传输且比较不容易产生失真现象,数字信号在近年来发展迅速,成为一种主流学识。一般的数字信号处理过程如下图1.1所示[1]: 图1.1:数字信号处理流程 数字信号处理器有以下几个优点: 灵活性好 b.精确度高 c.利用大规模集成电路的合成 现今新型大规模与超大规模集成电路推陈出新。与模拟电路相比,数字电路的密集成度可以做得很高。还有数字组件比模拟组件比较容易应用于集成电路的合成,数字信号处理器(DSP),就是基于超大规模集成电路技术和计算机技术发展起来的,适合于作数字信号处理的高速高位单芯片计算机。他们体积小、功能强、使用方便。 1.2 数字滤波技术 数字滤波器是输入数字序列变为输出数字序列的数字信号处理器,是语音与图形处理,模式识别和谱分析等应用中的一种基本的处理部件。如上文所说,数字处理具有灵活性强,精度高,处理成本低以及对环境没有特殊要求等特点,它不仅能完成模拟处理的大部分功能,满足滤波器对幅度和相位特性的严格要求,而且还能避免模拟滤波器所无法克服的电压漂移,温度漂移和噪声等问题,模拟处理由于成本可靠性等原因而无法实现的功能。 数字滤波是数字信号处理理论的一部分。数字信号处理主要是研究用数字或符号的序列来表示信号波形,并用数字的方式去处理这些序列,把它们改变成在某种意义上更为有希望的形式,以便估计信号的特征参量,或削弱信号中多余分量和增强信号中的有用分量。具体来说,凡是用数字方式对信号进行滤波、变换、调制、解调、均衡、增强、压缩、估计、识别、产生等加工处理,都可以纳入数字信号处理领域[2]。 1.3 FPGA芯片 本设计采用Altera公司的FLEX10K系列的器件对IIR滤波器进行设计,具体采用EPF10K10LC84芯片,同时Altera提供的EPC1和EPC2是供器件配置用的EPROM(简称配置EPROM)它们是通过串行数据流来配置FLEX10K器件的。配置数据也可以从系统RAM或者通过Altera的BitBlaster下载电缆下载进来。FLEX10K器件配置好后,通过复位可以进行在线重新配置,装入新的数据[4]。 功能介绍,FLEX10K系列主要由嵌入式阵列块、逻辑阵列块、FastTrack和I/O单元四部分组成。采用PLCC的封装。其结构方框图如1.2所示。 嵌入阵列 嵌入式阵列块是由一系列的EAB构成的,当要实现有关存储器功能时,每个EAB提供2048位用来构造RAM、ROM、FIFO、和双端RAM等功能。当EAB原来实现乘法器、委控制器和状态机以及DSP等复杂逻辑时,每个EAB贡献100到600个门。它既可以单独使用又可以组合使用。 逻辑阵列 列是由一系列的逻辑阵列块(LAB)构成的。每个LAB包括8个LE和一些连接线,每个LE含有一个4输入查找表(LUT)、一个编程触发器、进位链、和级联链,LE的结构能有效的实现各种逻辑。 图1.2 FLEX10K器件的结构方框图 快速通道(Fast Track) FLEX10K器件内部信号的互联和器件引脚之间的信号互联是由快速通道(Fast Track)连线提供的,它时贯穿器件长、宽快速联系通道。 I/O单元 FLEX10K器件的I/O引脚是由一些IO单元(IOE)1 IIR 数字滤波器的结构IIR滤波器可通过传递函数, 表示为: (2.1) 这样高阶IIR滤波器就可通过若干二阶网络(也称为)级联起来构成, 代表K 级的二阶网 1 所示。 对于每一个二阶基本节,它的数学表达式表示为: (2.2) 它可以用转置直接II型结构加以实现, 如图2所示。 2.1 标准二阶部分的转换采用这种级联结构实现IIR滤波器的优点是每一个,调整i a1i,a2i,只单独地调整了滤波器第i对零点而不影,调整bi,b2i系数,也只单独调i对极点。因此,这种结构便于准确地实现滤波器,也便于调整滤波器的频率响应性能。这种结,在硬件实现时,可,从而降低对FPGA 硬件资IIR 数字滤波器的设计系统的

文档评论(0)

aena45 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档