最新电子设计自动化实验指导书.doc

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
最新电子设计自动化实验指导书

目 录 实验一:VHDL组合逻辑电路设计 3 实验二:VHDL时序逻辑电路设计 10 实验三:VHDL下状态机电路设计 12 实验四:简易数字频率计设计 14 实验五:交通灯信号控制器设计 17 实验六:电子密码锁 19 实验一:VHDL组合逻辑电路设计 一、实验目的 1、熟悉QuartusII软件的使用,熟练进行程序输入、综合、仿真。 2、熟悉实验箱硬件资源的使用,熟练进行引脚锁定和硬件测试,掌握EDA技术设计流程,掌握数字逻辑电路设计的方法; 3、学习简单数字逻辑电路的设计、仿真和硬件测试。 二、实验内容 1、设计四选一多路选择器,利用QuartusII软件完成程序输入、综合和仿真验证,给出仿真波形并进行结果分析。 2、利用GW48 EDA实验系统完成硬件测试,验证本项目设计的功能,记录引脚设置和测试结果。 三、实验原理、方法和手段 多路选择器可以从多组数据源中选取一组送入目的地,应用相当广泛,从组合逻辑的执行到数据路径的选择,经常可以看到它的踪影。多路选择器的结构是个输入数据对应N个数据输出选择控制线和一个输出线。 在VHDL中描述一个多路选择器的方法有多种,例如:在一个进程中使用if-then-else语句;在一个进程中使用case语句;使用选择信号带入语句或条件信号代入语句(when-else语句)。推荐使用when-else语句,如: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ……ENTITY MUX41 IS PORT (DATA0, DATA1, DATA2, DATA3: IN STD-LOGIC_VECTOR (3 DOWNTO 0); A, B: IN STD_LOGIC; Y: OUT STD-LOGIC_VECTOR (3 DOWNTO 0) ……END ENTITY MUX41 ARCHITECTURE ART OF MUX41 IS SIGNAL SEL: STD_LOGIC_VECTOR (1 DOWNTO 0); BEGIN SEL=BA; Y=DATA0 WHEN SEL=”00” ELSE DATA1 WHEN SEL=”01” ELSE DATA2 WHEN SEL=”10” ELSE DATA3 WHEN SEL=”11” ELSE “0000”; END ARCHITECTURE ART; 五、实验条件 1、提供一台具有WINDOWS 2000/XP操作系统的计算机; 2、提供QuartusII软件开发环境。 六、实验步骤 1. 前期准备,首先新建一个工作库目录文件夹,如F:/mywork,便于存储工程项目。此文件夹在后面操作中将被软件默认为工作库,不同的设计项目最好放在不同的文件夹中,同一工程的所有文件必须放在同一文件夹中。再双击桌面图标“QuartusII 7.2”进入QuartusII软件用户界面。 2. 编辑设计文件(VHDL文本输入法) 选择File | New,在New窗口中的Device Design Files中选择设计文件类型为VHDL File,确认后将打开VHDL文本编辑器,输入所设计的四选一多路选择器的源程序,并选择File | Save命令进行存盘,存储在如F:/mywork文件夹中,存储的文件名应与实体名相同,如MUX41.vhd。 3. 创建工程项目 在File菜单中选择New Project Wizard项,将出现工程项目建立向导对话框。 在最上面的文本输入框中输入项目所在的目录名,在中间的文本输入框中输入项目名称,在最下面的文本输入框中输入最顶层模块的名称最顶层模块。点击“Next”,进入到设计文件选择对话框,。 点击“Next”,进入到器件选择对话框,在“Family”下拉菜单中选择“”,在“Available Devices”列表栏中选择EP1C6T240C8“(根据实验箱硬件资源选取)。 点击“Next”进入到第三方EDA工具选择对话框,在这个界面我们可以选择第三方的综合工具、仿真工具和时延分析工具。由于在本例中我们的综合、仿真和时延分析都采用Quartus II内置的工具,所以在这个页面不作任何选择。 点击“Next”进入到 “Summary”对话框,在这个窗口列出了前面所作设置的全部信息。点击“Finish”完成工程项目建立过程,回到主窗口 6. 时序仿真 在做仿真之前,必须要先建立波形激励文件,具体步骤如下: File | New,选择“Other Files”中 “Vector Waveform File”项后选择“OK”。 设置仿真时间区域,选择菜单Edit | End

文档评论(0)

liwenhua11 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档