- 1、本文档共67页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
11.1 绪论 11.2 复杂可编程逻辑器件(CPLD) 11.3 MicroSim 软件介绍 11.1 绪 论 可编程逻辑器件的发展概述 可编程逻辑器件的基本结构 VANTIS公司简介 CPLD的第一、二代产品介绍 可编程逻辑器件的分类 PLD的发展 可编程逻辑器件 ?(Programmble Logic Device)简称 ? PLD 数字系统的设计 积木块式的设计方法 根据需要选择器件 搭系统 调试 自顶向下的综合技术 自顶向下设计方法的优点 设计与具体的器件和工艺无关 方便在各种集成电路或PLD器件之间移植 适合多个设计者同时进行设计 可编程逻辑器件的发展 ISP 技术介绍 只要将器件插在系统内或者电路板上,就能对其编程或再编程。 可以先装配后编程,成为产品后还可反复编程。 可以实时地进行灵活和方便的更改和开发,真正做到了硬件的“软件化”自动设计。 VANTIS 简介 AMD公司的可编程逻辑器件全资子公司 大约20年的PLD生产经验 创立于1969年 第一个PAL器件的研制商 MACH产品主要有: VANTIS PLD 器件 MACH代表什么? Macro : Macrocell based (基于宏单元的) Array : PAL like easy to use Architecture (以PAL为基础的架构) CMOS : Advanced EE-CMOS Technology (先进的EE-CMOS技术) High density : with fastest Fixed Delay (具有最快的固定延时) 可编程逻辑器件的分类 从互连特性上分类 从可编程特性上分类 从器件容量上分类 从结构的复杂程度上分类 MACH12系列器件的基本结构 MACH12系列器件的PAL块 MACH12系列器件的宏单元结构 MACH12系列器件的I/O单元结构 MACH12系列器件的输出宏单元结构 MACH2系列器件的隐埋宏单元结构 MACH 4 系列器件 NANTIS公司生产的第二代CPLD 高密度、电可擦除、宏阵列可编程 采用0.35?m EECMOS工艺制造 高速度和速度同步 可同步与异步设计选择 符合JTAG和在系统可编程 5V和3.5V工作电压混合模式 MACH 4 系列器件 MACH 4 系列器件的结构 MACH 4 系列器件的功能配置 MACH 4 系列器件的命名和特性 MACH 4 系列器件的基本结构 MACH4框图和PAL块结构 MACH4PAL块内的时钟发生器 MACH 4 器件的输入开关矩阵 MACH 4 器件的逻辑分配器 MACH 4 器件的逻辑分配器 MACH 4 器件的宏单元 MACH 4 器件的宏单元 MACH 4 器件的输出开关矩阵 MACH 4 器件的输出开关矩阵 MACH 4 器件的I/O单元 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 MACH 4 系列器件的功能配置 11.3 MicroSim软件介绍 基于Win 95的操作平台 全集成环境 整个软件分为四个模块 Microsim schematics Microsim PLSyn Microsim Plogic Microsim Probe I/O 单元 I/O 单元 I/O 单元 I/O 单元 宏 单元 宏单元驱动四个 I/O单元中的一个 第11章 11.2 I/O 单元 宏 单元 宏 单元 宏 单元 宏 单元 宏 单元 宏 单元 宏 单元 宏 单元 MUX I/O单元能选 择八个宏单元 中的一个 第11章 11.2 Q D/L* 块时钟 Block CLK0 块时钟 Block CLK1 块时钟 Block CLK2 块时钟 Block CLK3 单一输 出使能 乘积项 来自输出 开关矩阵 到输入 开关矩阵 第11章 11.2 1、逻辑分配器的功能配置 ? 带有异或门的基本族 ? 扩展族,高电平有效 ? 扩展族,低电平有效 同步模式 第11章 11.2 1、逻辑分配器的功能配置 同步模式 0 ? 基本族用于别处; 单个乘积项高电平有效 ? 扩展族用于别处 第11章 11.2 1、逻辑分配器的功能配置 异步模式 ? 带有异
文档评论(0)