- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* * * * * * * * * * * * * * * * * * * 《EDA技术》 Electronic Design Automation * 1.Lpm_add_sub 组件声明 component LPM_ADD_SUB ????????generic (LPM_WIDTH : natural; ???-- MUST be greater than 0 ?????????????????????????????????LPM_DIRECTION : string := UNUSED; ?????????????????????????????????LPM_REPRESENTATION: string := SIGNED; ?????????????????LPM_PIPELINE : natural := 0; ?????????????????????????????????LPM_TYPE : string := L_ADD_SUB; ?????????????????????????????????LPM_HINT : string := UNUSED); ????????????????port (DATAA : in std_logic_vector(LPM_WIDTH-1 downto 0); ??????????????????????????DATAB : in std_logic_vector(LPM_WIDTH-1 downto 0); ??????????????????????????ACLR : in std_logic := 0; ??????????????????????????CLOCK : in std_logic := 0; ??????????????????????????CLKEN : in std_logic := 1; ??????????????CIN : in std_logic := Z; ??????????????????????????ADD_SUB : in std_logic := 1; ??????????????????????????RESULT : out std_logic_vector(LPM_WIDTH-1 downto 0); ??????????????????????????COUT : out std_logic; ??????????????????????????OVERFLOW : out std_logic); end component; 《EDA技术》 Electronic Design Automation * 2.lpm_add_sub组件端口 输 入 端 口 表 Port Name Required Description/Comments cin No Carry-in to the low-order bit.For addition operations, the default is 0. For subtraction operations, the default is 1. dataa[] Yes Data input.Input port [LPM_WIDTH - 1..0] wide. datab[] Yes Data input.Input port [LPM_WIDTH - 1..0] wide. add_sub No If the signal is high, the operation = dataa[]+datab[]+cin. If the signal is low, the operation = dataa[]-datab[]+cin-1.If the LPM_DIRECTION parameter is used, add_sub cannot be used. If omitted, the default is ADD. Altera recommends that you use the LPM_DIRECTION parameter to specify the operation of the lpm_add_sub function, rather than assigning a constant to the add_sub port. clock No Clock for pipelined usage.The clock port provides pipelined operation for the lpm_add_sub function. For LPM_PIPELINE values other than 0 (default va
文档评论(0)