- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于PCI9054的接
基于PCI9054的接口卡设计
时间:2010年09月09日
字 体:? HYPERLINK javascript:setFont(16); 大? HYPERLINK javascript:setFont(14); 中? HYPERLINK javascript:setFont(12); 小
关键词: HYPERLINK /search/?q=PCI9054 \t _blank PCI9054 HYPERLINK /search/?q=%E6%8E%A5%E5%8F%A3%E5%8D%A1 \t _blank 接口卡 HYPERLINK /search/?q=%E9%A9%B1%E5%8A%A8%E7%A8%8B%E5%BA%8F \t _blank 驱动程序
??????? PCI总线支持突发传送,多处理器和并发工作,广泛应用于各种平台设计。基于 HYPERLINK /search/?q=PCI9054 \o PCI9054 PCI9054的接口板也广泛地应用于各种高速、大数据量的处理系统。由于PCI9054桥接有PCI总线和本地总线,开发者不必过多考虑复杂的PCI总线规范,从而能有更多精力开发硬件和 HYPERLINK /search/?q=%E9%A9%B1%E5%8A%A8%E7%A8%8B%E5%BA%8F \o 驱动程序 驱动程序设计。
这里以PCI9054为例,给出了接口板的硬件和软件设计,详细论述了该系统设计的原理图和用VHDL语言编写的部分逻辑源程序,以供相关开发人员参考。
1 PCI9054简介
PCI9054是PLX公司推出的一种32位33 MHz的PCI总线主控I/O加速器,它采用PLX在业界领先的数据流水线框架,包含DMA引擎,可编程的PCI起始器和目标数据传输模式以及PCI信息传输功能。遵循PCI2.2版规范,可获得最高可达132 MB/s的突发传输速度。它使复杂的PCI接口应用设计变得相对简单,目前已成为主流的PCI接口器件之一。
PCI9054数据传输有3种方式:主模式、从模式和DMA方式。其内部具有2个DMA数据通道,每个通道均支持块Scatter/Gather的DMA方式,双向数据通路上各有6个FIF0进行数据缓冲,可同时进行高速的数据接收和发送,8个32位Mailbox寄存器可为双向数据通路提供消息传送,PCI9054内部框图,如图1所示。
PCI9054的本地总线有M、C、J 3种工作模式,可通过模式选择引脚MODE[1:0]进行控制,其中C模式能够满足绝大多数的应用需求,而且C模式的本地总线操作时序最为简单,逻辑控制相对容易,其开发难度相对较低。C模式下PCI9054通过片内逻辑控制将PCI的地址线和数据线分开,很方便地为本地工作时序提供各种工作方式,一般较广泛应用于系统设计中。因此,如无特殊需求,建议采用C模式,这也是本 HYPERLINK /search/?q=%E6%8E%A5%E5%8F%A3%E5%8D%A1 \o 接口卡 接口卡所采用的模式,同时PCI9054的本地总线时钟可由外部提供,该时钟可和PCI时钟异步。
2 接口卡硬件设计
接口卡主要功能是:对外设装置进行工作模式和状态检测,控制端对检测结果进行相应的数据接收或发送操作。其工作流程是:由控制端提出请求,根据进入接口卡的信号对外部设备进行工作模式和状态检测并决定是否对进入外设的信号进行接收或发送。机械特性方面,接口卡遵从Eurocard工业标准,采用6U(233.35 mmxl60 mm)结构。接口卡的逻辑框图如图2所示。
由图2可知,接口卡分为3个部分:PCI总线接口、本地总线接口和串行EEPROM接口。
2.1 PCI9054与PCI总线接口
PCI9054与PCI总线接口的连接实际上是PCI9054与cPCI连接器Jl的连接,即PCI9054的PCI端信号线通过10Ω的端接电阻与PCI插槽的相应信号线对应连接。PCI总线接口信号包括地址数据复用信号线、接口控制信号线、中断信号线等。PCB设计时,为了满足反射条件,需注意PCI总线信号的布线及长度,普通信号长度,从连接器到PCI桥器件间距应不大于1.5英寸(3.81 cm),PCI_CLK信号布线长度为2.5±0.1英寸,否则会导致信号不稳定甚至总线冲突,无法开机。PCI9054内部有可编程的FIF0,实现零等待突发传输及本地总线与PCI总线之间的异步操作,本地总线时钟由外部提供,该时钟可以和PCI时钟(33 MHz)异步,本地总线选择工作在50 MHz,由频率为50 MHz的晶振OSCl产生,同时送往PCI9054本地端的时钟信号LCLK与送往CPLD的时钟信号CC
您可能关注的文档
最近下载
- 成人失禁性皮炎的预防与护理团标解读课件.pptx VIP
- 义务教育法课件.pptx VIP
- 义务教育数学课程标准(2022年版)重点.pdf VIP
- 高校辅导员招聘考试《基础知识》试题汇编(含答案).pdf VIP
- 第十四章烧伤冷伤咬蛰伤.pptx VIP
- FLOEFD 2021(Standalone 版)软件教程-第8章高级模块示例(管内燃烧).pdf VIP
- 未来之路 比尔盖茨.pdf VIP
- 物流园区绩效指标体系.pdf VIP
- 迅达电梯SMLCD人机界面培训5400主板按键操作培训.pptx
- FLOEFD 2021(Standalone 版)软件教程-第7章参数化研究示例.pdf VIP
文档评论(0)