微机原理与接口技术 知识_第四章微型机的存储系统.ppt

微机原理与接口技术 知识_第四章微型机的存储系统.ppt

  1. 1、本文档共54页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微机原理与接口技术 知识_第四章微型机的存储系统.ppt

微机原理与接口技术; 微型机的存储系统、分类及其特点 半导体存储芯片的外部特性及其与系统的连接 存储器扩展技术 高速缓存;将两个或两个以上速度、容量和价格各不相同的存储器用硬件、软件或软硬件相结合的方法组织起来——这样就构成了计算机的存储系统。 系统的存储速度接近最快的存储器,容量接近最大的存储器。;存储器的层次结构;存储器:内存、外存;随机存取存储器RAM;典型SRAM芯片;6264的工作过程;写操作 ;6264操作与控制信号对应关系;6264与系统的连接;将输入的一组二进制编码变换为一个特定的控制信号 将输入的一组高位地址信号通过变换,产生一个有效的控制信号,用于选中某一个存储器芯片,从而确定该存储器芯片在内存中的地址范围 译码方法有: 全译码:所有地址线都参与译码 部分译码:部分地址线参与译码 线译码:;全译码;全译码连接图;全译码;用部分高位??址信号(而不是全部)作为译码信号,使得被选中得存储器芯片占有几组不同的地址范围。 下例使用高5位地址作为译码信号,从而使被选中芯片的每个单元都占有两个地址,即这两个地址都指向同一个单元。;部分地址译码;部分译码连接图;部分地址译码示例;应用举例(续):;特点: DRAM是靠MOS电路中的栅极电容来存储信息的,由于电容上的电荷会逐渐泄漏,需要定时充电以维持存储内容不丢失(称为动态刷新),所以动态RAM需要设置刷新电路,相应外围电路就较为复杂。 刷新定时间隔一般为几微秒~几毫秒 DRAM的特点是集成度高(存储容量大,可达1Gbit/片以上),功耗低,但速度慢(10ns左右),需要刷新。 DRAM在微机中应用非常广泛,如微机中的内存条(主存)、显卡上的显示存储器几乎都是用DRAM制造的。;动态随机存储器DRAM;典型DRAM芯片2164A;典型DRAM芯片2164A;三种操作: 数据读出 数据写入 刷新(将存放于每位中的信息读出再照原样写入原单元的过程) ;存储器扩展技术;位扩展;位扩展示意图;位扩展——示例;地址空间的扩展。 芯片每个单元中的字长满足,但单元数不满足。 扩展原则: 每个芯片的地址线、数据线、控制线并联 片选端分别引出,以实现每个芯片占据不同的地址范围。;字扩展示意图;根据内存容量及芯片容量确定所需存储芯片数; 进行位扩展以满足字长要求; 进行字扩展以满足容量要求。 若已有存储芯片的容量为L×K,要构成容量为M ×N的存储器,需要的芯片数为: (M / L) ×(N / K);字位扩展示意图;字位扩展示例;存储器在系统中的连接;8086存储器接口;8086存储器接口;了解: Cache的基本概念; 基本工作原理; 命中率; Cache的分级体系结构;只读存储器(ROM);EPROM 可多次编程写入; 掉电后内容不丢失; 内容的擦除需用紫外线擦除器。 EEPROM( E2PROM ) 可在线编程写入; 掉电后内容不丢失; 电可擦除;闪速E2PROM 特点: 通过向内部控制寄存器写入命令的方法来控制芯片的工作方式,而非用引脚的信号来控制芯片的工作。 应用 BIOS,便携式闪存硬盘;为什么需要高速缓存?;基于程序执行的两个特征: 程序访问的局部性:过程、循环、子程序。 数据存取的局部性:数据相对集中存储。 存储器的访问相对集中的特点使得我们可以把频繁访问的指令、数据存放在速度非常高(与CPU速度相当)的SRAM——高速缓存CACHE中。需要时就可以快速地取出。;Cache的工作原理图示;取指令、数据时先到CACHE中查找: 找到(称为命中)——直接取出使用; 没找到——到RAM中取,并同时存放到CACHE中,以备下次使用。 只要命中率相当高,就可以大大提高CPU的运行效率,减少等待。现代计算机中CACHE的命中率都在90%以上。 命中率影响系统的平均存取速度 系统的平均存取速度≈Cache存取速度×命中率+RAM存取速度×不命中率;Cache的工作原理;Cache系统需要解决的主要问题;Cache系统需要解决的主要问题;Cache的写操作;Cache的读操作;一般有两级CACHE(有的具有三级) L1 CACHE——容量一般为8KB~64KB L2 CACHE——容量一般为128KB~2MB 新型CPU一般将这两级CACHE都做在CPU内核中。而且运行速度与CPU内核相同,使CPU的整体性能有了极大的提高。 指令Cache和数据Cache 各种CPU的Cache;8086内存空间分配

文档评论(0)

youngyu0329 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档