电工电子技术 知识电子课件第12章数字电路.pptVIP

电工电子技术 知识电子课件第12章数字电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电工电子技术 知识电子课件第12章数字电路.ppt

12.1.2数制之间的转换 ;2.十进制数转换成非十进制数 (1)十进制数转换成二进制数 方法一:整除取余法。即用基数2连续除该数。直到除得商为0为止。每次除完以所得的余数从低位到高位倒取,所得即为所求的二进制数。 例如(38)10=( )2; 方法二:按位权分解取系数法:将十进制数按位权进行分解,分解时遵循从最高位权到最低顺序,最后所分解的位权之和必等于(38)10。如(38)10按位权分解为25、22、21,因为25+22+21=38。然后从高位到低位按位权取系数,分解式中含有的位权系数取1;不含有的位权系数取0。再按高位到低位的顺序按列,即得所求二进制数。下面用图示来表示解题过程。;(2)二进制与十六进制之间的转换 二进制转换成十六进制,只需要把二进制数从低位到高位,每4位分成一组,高位不足4位时补0,写出相应的十六进制数,所得到的就是十六进制转换值。反之,??十六进制数中的每一位都写成相应的4位二进制数,便可得到十六进制数的二进制数转换值。 例如: (110 0100)2=( 1101 0100)2=(DB)H D B 3.二进制与八进制之间的转换 二进制转换成八进制,则把二进制数从低位到高位,每3位分成一组,高位不足3位时补0,写出相应的八进制数,所得到的就是八进制转换值。反之,将八进制数中的每一位都写成相应的3位二进制数,便可得到八进制数的二进制数转换值。 例如: (100 101 000)2=( 100 101 000)2=(560)8 5 6 0 若十进数要转换成八进制或十六进制,可以先转换成二进制,再转换所要的结果。;12.1.3码制 ;(3)非逻辑运算;3.常用的复合逻辑运算;12.2.2逻辑代数的基本公式和定律 ;(3)逻辑代数中的一些特殊定律 1)重叠律;公式13 ;2.逻辑函数的公式化简法;(3)消去法 利用的;例12-8:化简逻辑函数; ;12.5.2组合逻辑电路的设计 ;12.3晶体管的开关作用 ;2、三极管的开关特性;12.4常见逻辑门电路 ;2.二极管或门;3.三极管非门;12.4.2TTL门电路 ;12.5组合逻辑电路的分析与设计 ;解:(1)由逻辑电路图逐级写出函数表达式 ;12.5.2组合逻辑电路的设计 ;输入变量A、B、C;(2)根据真值表写出最简逻辑表达式。 这里采用卡诺图化简法来得到逻辑函数的最简形式。按真值表画出卡诺图,在卡诺图上画出卡诺圈,读出每个卡诺圈对应的与项,如图12-23所示。;12.6集成组合逻辑电路 ;(1)4线—2线编码器;(2)优先编码器;2、集成编码器;2、集成编码器;12.6.2译码器 ;2、集成译码器;(3)七段显示译码器 ;数字 功能;12.7触发器 ;例12-20 基本RS触发器,已知输入信号波形如图所示,试画出Q和波形图。(设触发器的初始状态为0);12.7.2同步RS触发器 ;例12-21,已知同步RS触发器的R、S和CP的波形如图12-52所示,试画出Q和的波形。 解:设触发器的初始状态为0,画输出波形如图12-52所示。;12.7.2边沿JK触发器 ;例12-22已知JK的波形图,试描绘输出信号Q和的波形图。(设初态为0)例12-14已知JK的波形图,试描绘输出信号Q和的波形图。(设初态为0) 解:根据题意画出Q和的波形图,如图12-53所示。;13.7.3 D触发器 ; D;2. D锁存器;3. 边沿D触发器;13.7.4T触发器 ;12.8寄存器 ;12.8.2移位寄存器 ;2. 双向移位寄存器;12.9计数器 ;同步计数器的一般分析步骤: ①.根据给定的电路写出触发器的驱动方程(输入驱动逻辑函数表达式)和输出方程。 ②.将驱动方程代入相应触发器的特性方程,求出各触发器的次态方程。 ③.把电路的输入和现态的各种取值组合代入状态方程和输出方程进行状态计算,求出相应的次态和输出。 ④.根据状态计算结果,画出相应的状态表、状态图或时序图。 ⑤.根据分析的结果描述逻辑功能 ;(1)写驱动方程 驱动方程又叫激励方程,是指计数器输入端的逻辑函数式,它们决定了触发器的次态去向。由图可知各触发器的驱动方程为: (2)求次态方程 将驱动方程代入触发器的特性方程中可得各触发器的次态方程: (3)列状态转换表。 将计数器所有现态依次列举出来分别代入次态方程中,求出相应的次

文档评论(0)

youngyu0329 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档