VerilogHDL数字设计实训教程课件第1章VerilogHDL数字设计实训基础.ppt

VerilogHDL数字设计实训教程课件第1章VerilogHDL数字设计实训基础.ppt

  1. 1、本文档共71页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Verilog HDL数字设计实训教程 西安电子科技大学出版社 贺敬凯 2012-12-28 第1章 Verilog HDL数字设计实训基础 第1章 Verilog HDL数字设计实训基础 1.1实训平台 1.2 基于QuartusII的数字设计流程 1.3分频器设计 1.4 同步有限状态机设计 1.5 小结 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 QuartusII设计流程 表1-2 非法状态 1.状态机的基本概念——同步状态机和异步状态机 1.4 同步有限状态机设计(续) 【例1-8】使用同步有限状态机设计一个七进制减法计数器 module cnt7_fsm(clk,Q); input clk; output[2:0] Q; reg[2:0] state; always @(posedge clk) begin:FSM parameter s0=3d0,s1=3d1,s2=3d2,s3=3d3, s4=3d4,s5=3d5,s6=3d6,s7=3d7; case(state) s0:state=s1; s1:state=s2; s2:state=s3; s3:state=s4; s4:state=s5; s5:state=s6; s6:state=s7; s7:state=s0; default: state=s0; endcase end assign Q=state; endmodule 1.状态机的基本概念——单进程、双进程和多进程状态机 1.4 同步有限状态机设计(续) 【例1-9】状态机设计——状态和输出使用单独进程 module fsm_1(clk,A,Y); input clk,A; output reg Y; reg[2:0] current_state,next_state; parameter s0=3b001, s1=3b010, s2=3b100; always @(posedge clk) //状态寄存器 current_state=next_state; always @ (current_state,A) //产生下一个状态状态的组合逻辑 case(current_state) s0: if(A) next_state=s1; else next_state=s0; s1: if(A) next_state=s2; else next_state=s0; s2: if(A) next_state=s2; else next_state=s0; default: next_state=s0; endcase always @ (posedge clk) //产生输出的时序逻辑 case(current_state) s0: Y=0; s1: Y=0; s2: if(A) Y=0; else Y=1; default: Y=0; endcase endmodule 3.编译设置 图1-26 全程编译后出现报错信息 3.编译设置 图1-27 全程编译成功后的汇总信息 4.仿真验证 图1-28 选择Vector waveform file界面 4.仿真验证 图1-29 仿真测试向量波形文件 4.仿真验证 图1-30 仿真波形信号设置 4.仿真验证 图1-31 加入了待观察信号的波形图 4.仿真验证 图1-32 设置仿真时间最小间隔 4.仿真验证 图1-33 设置仿真时间长度 4.仿真验证 图1-34 设置好的激励波形图

文档评论(0)

autohhh + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档