- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可编程逻辑设计(EDA)()()
可编程逻辑器件
目 录
实验一 基于QUARTUSII 1位全加器原理图设计…………………………………3
实验二 多路选择器设计……………………………………………………………………7
实验三 基本触发器的设计………………………………………………………………10
实验四 八位七段数码管 动态显示电路的设计……………………………………13
实验五 数控分频器的设计………………………………………………………………16
实验六 基于VHDL的表决器的设计……………………………………………………18
实验七 设计含异步清0和同步时钟使能的十进制加法计数器……
实验一 基于QUARTUSII的全加器的设计
实验目的
通过一位的全加器的设计,掌握组合逻辑电路的设计方法。
初步了解QUARTUSII原理图输入设计的全过程。
掌握组合逻辑电路的静态测试方法。
实验原理
全加器除考虑两个加数外,还考虑了低位的进位。输入端有3个,分别为加数、被加数与低位进位;输入端有2个,分别为和与进位。其真值表如表1-1所示
Ai Bi Ci Si C 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 表1-1 1位全加器的真值表
实验内容
在本实验中,用三个按键开关来表示1位全加器的三个输入(Ai、Bi、Ci);用二个LED来表示1位全加器的二个输出(Si,C)。通过输入不同的值来观察输入的结果与1位全加器的真值表(表1-1)是否一致。
该实验箱属于多种复用实验箱,可通过模式选择进行控制,不同的模式,如果同个按键,可能功能不一样,所以每次实验必须先预设模式。
“模式选择键”:按动该键能使实验板产生12种不同的实验电路结构。本次实验的模式选择到“6”(红色数码管上显示)。
信号名称 实验箱上对应的元器件 对应FPGA管脚名 Ai 键3 11 Bi 键4 32 Ci 键5 33 表1-2 按键开关与FPGA管脚连接表
LED灯与FPGA的接口电路如图1-1所示,当FPGA与其对应的端口为高电平时LED就会发光,反之LED灯灭。其与FPGA对应的管脚连接如表1-3所示。
图1-1 LED灯与FPGA接口电路
信号名称 实验箱上对应的元器件 对应FPGA管脚名 Si LED D1 39 C LED D2 40
表1-3 LED灯与FPGA管脚连接表
四、实验步骤
1、打开QUARTUSII软件,新建一个工程。
2、在创建好设计工程后,选择FileNEW…菜单,出现图1-9所示的新建设计文件类型选择窗口。这里我们以建立图形设计文件为例进行说明,其它设计输入方法与之基本相同
图2-2 新建设计文件选择窗口
2)在New对话框(图1-2)中选择Device Design Files页下的Block Diagram/Schematic File,点击OK按钮,打开图形编辑器对话框,如图2-3所示。图中标明了常用的每个按钮的功能。
图1-2 原理图编辑窗口
按照实验原理和自己的想法,在原理图编辑窗口绘制原理图。
编写完原理图后,保存起来。
对自己编写的原理图进行编译并仿真,对程序的错误进行修改。
编译仿真无误后,依照按键开关、LED与FPGA的管脚连接表(表1-1、表1-2)或参照附录进行管脚分配,表2-1是示例程序的管脚分配表。分配完成后,再进行全编译一次,以使管脚分配生效。
用下载电缆通过JTAG口将对应的sof文件加载到FPGA中。观察实验结果是否与自己的编程思想一致。
五、实验现象与结果
当设计文件加载到目标器件后,按按键开关,LED会按照实验原理中的真值表输入一一对应的亮或者灭。
六、实验报告
绘出仿真波形,并作说明。
2、进一步熟悉QUARTUSII软件。
3、将实验原理、设计过程、编译仿真波形和分析结果、硬件测试结果记录下来。
实验二 多路选择器的设计
实验目的
1、进一步熟悉QUARTUSII软件的使用方法和VHDL输入的全过程。
2、进一步掌握实验系统的使用。
实
文档评论(0)