数字系统设计技术试验指导书10年.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字系统设计技术试验指导书10年

Experiment 2 Designing Number Comparer 实验目的: 熟悉QuartusII的开发环境 熟练掌握编程开发流程 学习VHDL的基本语法 学习VHDL编程设计 实验内容:数值比较器设计 实验要求:熟练掌握QuartusII开发环境下对可编程逻辑器件进行程序化设计的整套流程 设计输入使用插入模板 (Insert Template) 在QuartusII开发环境下对设计程序进行时序仿真 将生成的配置文件下载到实验板,进行最终的实物测试验证 实验原理:根据两位二进制数的大小得到对应的比较结果,其电路示意图及电路特性表为: 比较器特性表 A B In_s In_l In_e A B × × × 0 0 1 A B × × × 1 0 0 A = B 0 1 0 0 0 1 A = B 1 0 0 1 0 0 A = B 0 0 1 0 1 0 A = B 0 0 0 × × × A = B × 1 1 × × × A = B 1 × 1 × × × A = B 1 1 × × × × 比较器电路示意图 实验报告内容要求: 实验目的; 实验内容; 实验要求; 实验原理; 程序编写; 程序编译(首先选择器件具体型号); 功能仿真和芯片时序仿真; 芯片引脚设定; 适配下载结果及结论。 Experiment 3 Designing 8 to1-Multiplxer 实验目的: 熟悉QuartusII的开发环境 熟练掌握编程开发流程 学习VHDL的基本语法 学习VHDL编程设计 实验内容:八选一数据选择器设计。 实验要求:熟练掌握QuartusII开发环境下对可编程逻辑器件进行程序化设计的整套流程 设计输入使用插入模板 (Insert Template) 在QuartusII开发环境下对设计程序进行时序仿真 将生成的配置文件下载到实验板,进行最终的实物测试验证 实验原理: 电路功能表及其电路外部符号如下: 电路功能表 Sb A2 A1 A0 Y 1 × × × 0 0 0 0 D0 0 0 0 1 D1 0 0 1 0 D2 0 0 1 1 D3 0 1 0 0 D4 0 1 0 1 D5 0 1 1 0 D6 0 1 1 1 D7 实验报告内容要求: 实验目的; 实验内容; 实验要求; 实验原理; 程序编写; 程序编译(首先选择器件具体型号); 功能仿真和芯片时序仿真; 芯片引脚设定; 适配下载结果及结论。 Experiment 4 Designing module _60 实验目的: 熟悉QuartusII的开发环境 熟练掌握编程开发流程 学习数字系统中层次化设计技巧 学习显示译码电路 分频电路、计数电路的VHDL程序设计 学习结构化设计的VHDL程序设计 实验内容:基于数码管显示的60进制计数器设计 实验要求:熟练掌握QuartusII开发环境下对可编程逻辑器件进行程序化设计的整套流程 将50MHz信号分频为1Hz信号 以1Hz为60进制计数器使能信号,实现60进制计数功能 计数结果用两位数码管显示 计数进位持续时间1s用LED显示 设计位同步时序电路 在QuartusII开发环境下对设计程序进行时序仿真 将生成的配置文件下载到实验板,进行最终的实物测试验证 实验原理:先对50MHz时钟信号分频得到1Hz,然后调用两个10进制计数器,计数到59时回到初始0的计数状态,每个10进制计数的技术结果通过显示译码送到两位数码管上显示,结构框图如下: 实验报告内容要求: 实验目的; 实验内容; 实验要求; 实验原理; 程序编写; 程序编译(首先选择器件具体型号); 功能仿真和芯片时序仿真; 结论。 Experiment 5 Designing shift_register 实验目的: 熟悉QuartusII的开发环境 熟练掌握编程开发流程 学习VHDL的基本语法 学习数字系统中移位寄存器设计及其VHDL编程 实验内容:移位寄存器设计 实验要求:熟练掌握QuartusII开发环境下对可编程逻辑器件进行程序化设计的整套流程 设计输入使用插入模板 (Insert Template) 在Qu

文档评论(0)

mliaojfangwi + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档