模拟电力电子课程设计报告-数字电子钟计时系统.docVIP

模拟电力电子课程设计报告-数字电子钟计时系统.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
模拟电力电子课程设计报告-数字电子钟计时系统.doc

模拟电子技术课程 设计报告  ̄ ̄ ̄数字电子钟计时系统 目录 一.设计任务和基本要求 …………………………………………3 二.总体方案 …………………………………………3 三.单元电路设计 ………………………………………4 3.1秒信号发生 ……………………………………………………………4 3.2秒分时计数器设计 ……………………………………………………4 3.3译码显示电路 …………………………………………………………5 3.4校时电路 ………………………………………………………………6 四.元件及工具清单 ………………………………………7 4.1元件清单…………………………………………………7 4.2工具清单…………………………………………………7 五.有关元件资料 ……………………………………8 5.1、CD4060 计数/分频和振荡器…………………………………………8 5.2、CD4013——双D主从触发器……………………………………8 5.3、CD4081与门………………………………………………9 5.4、CD4029——二/十、加/减、可预制的CMOS计数器………………9 六.故障分析……………………………………………………10 七.心得体会……………………………………………………10 设计任务和基本要求 用中、小规模集成电路设计一台能显示时、分、秒的数字电子钟,基本要求如下: ? 1、采用LED显示累计时间“时”、“分”、“秒”。 ? 2、具有校时功能。 总体方案 数字电子钟的原理方框图如图5.7.1 。该电路系统由秒信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。将标准秒信号送入“秒计数器”,“秒计数器”采用六十进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用六十进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可实现对一天24小时的累计。译码显示电路将“时”、“分”、“秒”计数器的输出状态经七段显示译码器译码,通过六位LED七段显示器显示出来。校时电路是用来对“时”、“分”、“秒”显示数字进行校对调整的。           图5.7.1 数字电子钟系统框图 单元电路设计 3.1、秒信号发生器 秒信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量,通常用晶体振荡器产生的脉冲经过整形、分频获得1HZ的秒脉冲。常用的典型电路如图5.7.2所示。 CD4060是14位二进制计数器。它内部有14级二分频器,有两个反相器。CP1(11脚)、CP0(10脚)分别为时钟输入、输出端,即内部反相器G1的输入、输出端。图中R位反馈电阻(10兆欧~100兆欧),目的是为CMOS反相器提供偏置,使其工作在放大状态。C1是频率微调电容,取5/30pF,C2是温度特性校正用电容,一般取20~50pF。内部反相器G2起整形作用,且提高带负载能力。石英晶体采用32768HZ晶振,若要得到1HZ的脉冲,则需经过15级二分频器完成。       图5.7.2 秒信号发生器 由于CD4060只能实现14级分频,故必须外加一级分频器,可采用CD4013双D触发器完成。 3.2、秒、分、时计数器设计   秒、分计数器为60进制计数器。小时计数器为24进制计数器。实现这两种模数的计数器采用中规模集成计数器CD4029。虽然CD4029没有清零端,但它有“置数”功能,当“置数”端PE=1时,接在置数输入端的数据立即被置到计数器输出端上。所以通过“反馈置数法”可实现任意进制的计数器。 (1)60进制计数器 由CD4029构成的60进制计数器如图5.7.3所示。首先将两片CD4029设置成十进制加法计数器,例如,将“B/D”接低电平,将 “U/D”接高电平。将第一片CD4029计数器的进位输出CO连到第二片CD4029计数器的进位输入CI,这样两片计数器最大可实现100进制的计数器。现要设计一个60进制的计数器,可利用“反馈置零”的方法实现。由于CD4029属于异步置树,故当计数器输出        图5.7.3 60进制计数器 “2Q32Q22Q12Q0、1Q3Q2Q1Q0=0110、0000”时,通过门电路形成一置数脉冲,使计数器归零。图5.7.3电路,可作为秒、分、计数器。 (2)24进制计数器 同理当个位计数状态为“Q3Q2Q1Q0=0100”,十位计数器状态为“Q3Q

文档评论(0)

zhangningclb + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档