基于自适应技术的亚阈区数字电路分析与设计-analysis and design of subthreshold digital circuit based on adaptive technology.docxVIP

基于自适应技术的亚阈区数字电路分析与设计-analysis and design of subthreshold digital circuit based on adaptive technology.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于自适应技术的亚阈区数字电路分析与设计-analysis and design of subthreshold digital circuit based on adaptive technology

摘 要近年来,得益于物联网、可穿戴以及手机和平板市场的蓬勃发展,集成电路 领域对无线网络芯片的研究越来越多。但是,由于芯片的功率密度随 CMOS 工艺 线宽的降低而迅速上升,耗能过高的问题逐渐成为制约移动终端市场发展重要因 素。亚阈值数字电路属于超低压数字电路的技术范畴,通过将数字电路的供电电 压降低至亚阈值区,使芯片完成单次操作的能耗达到最小。亚阈值数字电路在移 动网络芯片、医疗植入芯片、环境监测芯片的集成电路的热门领域有着广阔的应 用前景,如今已经成为低功耗领域的一个重要研究方向。本文从研究意义、理论 基础、设计难点以及设计方法等方面对亚阈值数字电路的设计做了深入探讨。首先,本文从芯片工艺和半导体市场的最新动态入手,分析了亚阈值数字电 路的研究价值,并对亚阈值技术的发展背景和最新动态做了介绍。其次,本文分 析了亚阈值数字电路设计的理论基础。包括数字电路能耗的组成和最小能量点理 论的推导,并以此为依据,阐述了电路设计难点以及 PVT(Process,Voltage, Temperature)补偿技术在亚阈值数字电路设计中的重要性。之后,本文研究了亚 阈数字电路的设计方法,该方法采用标准单元库(Standard Cell Library,SCL)重新 特征化 (Recharacterization) 技术,完成亚阈值数字单元库的设计,结合单元库和 标准电路数字电路设计流程提出了一种适合亚阈值数字电路的设计流程。然后, 本文设计了一款适合在亚阈值电压下工作的数字 FIR 滤波器,介绍了滤波器中各 个模块的工作原理并按照亚阈值数字电路设计流程,对 FIR 滤波器进行了逻辑综 合和仿真,验证了设计流程的可行性。最后,介于亚阈值电路中 PVT 补偿的重要 作用,本文设计了一种自适应电压调节(Adaptive Voltage Scaling,AVS)系统, 对亚阈值数字电路的 PVT 偏差进行补偿,确保亚阈值电路在不同的 PVT 条件下都 可以实现正常功能。本文采用 180 nm 标准 CMOS 工艺完成了 FIR 滤波器与 AVS 系统的设计,进行仿真验证。关键词:超低电压,亚阈值,标准单元库,FIR 滤波器,PVT 补偿ABSTRACTIn recent years, thanks to the booming of Internet of Things, wearable, mobile phone and tablet market, research field of integrated circuit chips for wireless networks becomes more and more popular. However, the chip power density has a rapid increase with the decrease of CMOS process dimension, the problem of high energy consumption is becoming an important Obstruction in the development of the portable device market. Sub-threshold digital circuits belongs to ultra low voltage digital circuits fields. the energy consumption of the chip to complete a single operation to minimum by lowering the supply voltage to the sub-threshold region. Sub-threshold digital circuit has great application prospects in mobile networks, medical implants, environmental monitoring integrated circuit chip etc., and now has already become an important research direction in the field of low power consumption. In this paper, in-depth discussion about significance, the theoretical basis, design difficulties, and design methods for the design of sub-threshold digital circ

您可能关注的文档

文档评论(0)

xyz118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档