第5章QuartusII应用向导1.ppt

  1. 1、本文档共44页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA 技术实用教程 第 5 章 QuartusII 应用向导 Licence的设置(该步骤必不可少) 将文件夹bin和bin64复制到quartus安装目录\altera\91\quartus\中,覆盖掉相应的文件; 运行quartus,打开Tools-Licence Setup菜单,记录NIC ID,把license.dat内的 Host ID 用刚记下的NIC ID 替换,并将该文件复制到安装目录\altera\91\中; 当询问到license时,选择 “Specify valid license file”,指定到目录\altera\91\license.dat;或通过quartus的Tools-Licence Setup菜单设置。 5.1 基本设计流程 (VHDL输入) 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 -Assignments-Settings菜单 -Processing菜单 5.1 基本设计流程 图5-14 端口b波形设置 图5-14 端口c波形设置 图5-15 总线端口y合并与分离 图5-16 设置好的波形文件 图5-17 vwf激励波形文件存盘 图5-18 设置为功能仿真 图5-19 产生功能仿真网表文件 图5-20 启动仿真器 -Processing-Start Simulation菜单 图5-21 仿真结果波形图(y端口合并) 图5-21 仿真结果波形图(y端口分开) * QuartusII 简介 Quartus II设计流程 项目(project ) 1. Project内容: All of the design files and other related files necessary for the successful compilation, simulation, and programming of a design 2.一个设计为一个Project, 所有 Project的内容包含在一个项目文件中。 3. 在设计开始时必须指定创建一个Project文件 主要输入文件类型(files type) Quartus II Project File 设 计 输 入 .qpf VHDL Design File .vhd Verilog Design File .v Block Design File .bdf Memory Initialization File .mif Symbol File .sym Quartus II Settings File 指配 .qsf waveform files 仿真 .vwf 主要输出文件类型(files type) Programmer Object File 编程文件 .pof SRAM Object File 配置文件 .sof Pin-Out File 引脚输出文件(可用于核对硬件连接关系) .pin Quartus II主菜单 编 译 仿 真 编 程 File菜单 Project菜单 顶层设计文件设置 电源估算文件生成 将设计文件加入项目中 Assignments菜单 器件和引脚指配 编译设置 Processing菜单- 启动编译 启动仿真 Tools菜单- 器件编程 看RTL电路图 许可文件设置 设计输入(design input) 设计输入步骤 建立项目文件 File-New Project Wizard 编写设计文件代码(或者画出原理图) File-New- Design Files- 将设计文件加入到项目文件中 Project-Add/Remove File in Project VHDL设计输入 原理图设计输入 5.1.1 建立工作库文件夹(D:\work\lin)和编辑设计输入文件 File-New- Design Files- 图5-1 File-New菜单 图5-2 选择编辑文件的语言类型,键入源程序并存盘 5.1.2 创建工程 图5-3 利用“New Preject Wizard”创建工程decoder3_8 二者必须一致 工程项目目录 项目名称 项目顶层设计实体名称 图5-4 将所有相关的文件都加入进此工程 (可跳过,点击Finish结束) 5.1.2 创建工程 图5-5 选择目标器件EP2C5T144C8 (可省略,在Assignments- Device - 菜单下设置) 5.1.2 创建工程 图5-

文档评论(0)

shujukd + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档