第11章时序逻辑电路的分析及设计.pptVIP

  • 12
  • 0
  • 约1.03万字
  • 约 53页
  • 2018-06-16 发布于湖北
  • 举报
2) 计数器的自启动特性 时序电路由于某种原因进入无效状态,若在若干个时钟脉冲作用下,能自行返回到某个有效状态,进入有效循环圈,则称该电路具有自启动特性.否则就不具有自启动特性。在设计电路的过程中,如果设计的电路不能自启动,可以对设计图进行修改,重新设计。 3) MSI同步十进制计数器 D0 Q1 Q2 Q3 Q0 R 1,5D D1 D2 D3 C5/2,3,4+ M1 M2 G3 G4 CTRDIV10 RD LD ENT ENP CP 3CT=9 CO [1] [2] [4] [8] 74160 74160为中规模集成同步 十进制加法计数器,其逻辑 符号、功能表、引脚图均 和同步二进制计数器74161 类同. PLAY 6. 任意进制计数器 利用已有的中规模集成计数器,经外电路的不同连接,以得到所需任意进制计数器,是数字电路中的一项关键技术. 1) 反馈复位法 控制异步清零端RD来获得任意进制计数器。 CP Q0 Q1 Q2 波形图 000 001 010 011 100 101 110 Q2Q1Q0 状态图 D0 Q1 Q2 Q3 Q0 R 1,5D D1 D2 D3 C5/2,3,4+ M1 M2 G3 G4 CTRDIV10 ENT ENP CP 3CT=9 CO [1] [2] [4] [8] 74160 原理图 1 1 RD LD 1 例:试用74160构成模6加法计数器。 PLAY 例:试用四位二进制计数器74161构成模10计数器。 D0 Q1 Q2 Q3 Q0 R 1,5D D1 D2 D3 C5/2,3,4+ M1 M2 G3 G4 CTRDIV10 ENT ENP CP 3CT=15 CO [1] [2] [4] [8] 74161 原理图 1 1 RD LD 1 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 Q3Q2Q1Q0 状态图 复位法的缺点: ① 存在一个极短的过渡状态; ② 清零的可靠性较差。 2) 反馈置位法(置数法) 利用计数器的预置数控制端来获得任意进制计数器. 例: 试用74161实现模10计数器. 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 Q3Q2Q1Q0 状态图 D0 Q1 Q2 Q3 Q0 R 1,5D D1 D2 D3 C5/2,3,4+ M1 M2 G3 G4 CTRDIV10 ENT ENP CP 3CT=15 CO [1] [2] [4] [8] 74161 原理图 1 1 RD LD 1 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 Q3Q2Q1Q0 状态图 D0 Q1 Q2 Q3 Q0 R 1,5D D1 D2 D3 C5/2,3,4+ M1 M2 G3 G4 CTRDIV10 ENT ENP CP 3CT=15 CO [1] [2] [4] [8] 74161 1 原理图 1 1 RD LD 1 0 1 1 0 模10计数器的另一种方案 例:试用74161构成模100同步计数器。 分析: 模100计数器需用两片74161构成(8位二进制计数器的模值为256),模100计数器可从0计到99. 而99的二进制数 Q1 Q2 Q3 Q0 R 1,5D C5/2,3,4+ M1 M2 G3 G4 CTRDIV16 ENT ENP CP 3CT=15 CO [1] [2] [4] [8] 74161 Q5 Q6 Q7 Q4 R 1,5D C5/2,3,4+ M1 M2 G3 G4 CTRDIV16 3CT=15 CO [1] [2] [4] [8] 74161 ENT ENP 1 1 1 1 1 模100同步计数器 11.3.2 寄存器和移位寄存器 1. 寄存器 寄存器用途: 暂时存放二进制数码. * 第11章 时序逻辑电路的分析与设计 X Z Q W 组合电路 存储电路 外部输入信号 外部输出信号 驱动信号 状态信号 时序电路的框图: 描述时序电路的三组方程: 输出方程: Z(tn)=F[X(tn),Q (tn)] 驱动方程: W(tn)=G[X(tn),Q (tn)] 状态方程: Q(tn+1)=H[W(tn),Q (tn)] 时序电路分类: 根据存储单元的状态改变是否在统一的时钟脉冲控制下同时发生来分:同步时序电路; 异步时序电路。 根据输出信号的特点来分: 米里(Mealy)型:输出信号不仅仅取决于存储电路的状 态,而

文档评论(0)

1亿VIP精品文档

相关文档