EDA-第5讲-Quartus-II应用初步.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
5.5 原理图输入设计方法 5.5.3 74系列宏模块逻辑功能真值表查询 习 题 实验与设计 6-1.应用宏模块设计数字频率计 实验与设计 6-1.应用宏模块设计数字频率计 实验与设计 6-1.应用宏模块设计数字频率计 实验与设计 6-1.应用宏模块设计数字频率计 实验与设计 6-1.应用宏模块设计数字频率计 实验与设计 6-1.应用宏模块设计数字频率计 实验与设计 6-1.应用宏模块设计数字频率计 6-2.计数器设计实验 实验与设计 6-3 数码扫描显示电路设计 实验与设计 6-4 串行静态显示控制电路设计 实验与设计 6-5 基于VHDL代码的频率计设计 实验与设计 6-5 基于VHDL代码的频率计设计 实验与设计 6-5 基于VHDL代码的频率计设计 实验与设计 6-6 VGA彩条信号显示控制电路设计 实验与设计 6-6 VGA彩条信号显示控制电路设计 实验与设计 6-6 VGA彩条信号显示控制电路设计 实验与设计 6-6 VGA彩条信号显示控制电路设计 实验与设计 6-6 VGA彩条信号显示控制电路设计 接下页 实验与设计 6-6 VGA彩条信号显示控制电路设计 接下页 实验与设计 6-6 VGA彩条信号显示控制电路设计 * 5.2 引脚设置与硬件验证 5.2.3 AS模式编程 为使FPGA上电后保持原配置, 将配置文件烧写进专用FLASH配置芯片EPCSx中 编程模式选Active Serial (AS),通过AS口下载 下载文件选择 *.POF (Programming Object File)文件 菜单:File-Convert Programming file type 将SOF文件转换为POF文件 5.2 引脚设置与硬件验证 5.2.4 JTAG间接模式编程配置器件 1. 将SOF文件转化为JTAG间接配置文件。 菜单:File-Convert Programming file type 5.2 引脚设置与硬件验证 5.2.4 JTAG间接模式编程配置器件 1. 将SOF文件转化为JTAG间接配置文件。 5.2 引脚设置与硬件验证 5.2.4 JTAG间接模式编程配置器件 1. 将SOF文件转化为JTAG间接配置文件。 5.2 引脚设置与硬件验证 5.2.4 JTAG间接模式编程配置器件 2. 下载JTAG间接配置文件 (通过JTAG口)。 菜单:Tools-Programmer 5.2 引脚设置与硬件验证 5.2.5 USB-Blaster编程配置器件使用方法 插上USB-Blaster后安装USB驱动程序 5.2 引脚设置与硬件验证 5.2.5 USB-Blaster编程配置器件使用方法 5.3 嵌入式逻辑分析仪使用方法 1.打开SignalTap?II编辑窗口 菜单:File-New -SignalTap II Logic Analyzer File 双击加入要观测的管脚 5.3 嵌入式逻辑分析仪使用方法 2.调入待测信号 5.3 嵌入式逻辑分析仪使用方法 3.SignalTap II参数设置 选择逻辑分析仪的采样时钟 选择采样深度 选择触发信号和触发方式 选择起始触发位置 5.3 嵌入式逻辑分析仪使用方法 4.文件存盘: 保存为 *.stp 文件(File-Save as) 若自己选配stp文件的做法:菜单Assignments-Settings - SignalTap II Logic Analyzer 选择要捆绑的stp文件 设计完成后可以取消STP 部件(取消“√”即可) 5.3 嵌入式逻辑分析仪使用方法 5.(重新)编译下载 (1)再启动全程编译 (2)连接JTAG口 (3)Programmer中打开要下载的*.sof文件 (4)启动下载 5.3 嵌入式逻辑分析仪使用方法 6.启动SignalTap?II进行采样与分析(菜单Tools-STP Analyzer, 或打开*.STP文件《output files文件夹中》) 菜单:Processing- Autorun Analysis 5.3 嵌入式逻辑分析仪使用方法 6.启动SignalTap?II进行采样与分析 右击?Bus Display Format 选Unsigned Line Chart 模拟信号波形显示 5.4 编辑SignalTap II的触发信号 (1)触发条件选Basic: 采样触发信号直接采样外部 或由设计模块内部信号产生 5.4 编辑SignalTap II的触发信号 (2)触发条件选Advanced后出现的窗口: 触发条件在

文档评论(0)

js1180 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档