微型计算机技术与应用 第二章 16位和32位微处理 4.pptVIP

微型计算机技术与应用 第二章 16位和32位微处理 4.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微型计算机技术与应用 第二章 16位和32位微处理 4

2.1.4 8086的存储器编址和I/O编址 存储器中,有几个部分的用处是固定的: ? ① 00000~003FFH 中断向量表 ② B0000H~B0F9FH 单色显示缓冲区 ③ B8000H~BBF3FH 彩色显示缓冲区 ④ FFFF0H~FFFFFH 无条件转移指令 8086的I/O编址 2.2 32 位微处理器Pentium的先进技术 2.3 Pentium 的指令流水线技术 总线接口部件、 指令预取部件、 指令译码部件、 执行部件 。 指令流水线 Pentium的指令配对原则 IF i1是简单指令 并且i2也是简单指令 并且i1不是转移指令 并且i1和i2不存在数据相关 (寄存器相关) THEN i1发往U流水线 i2发往V流水线 ELSE i1发往U流水线 i2做为下对指令的第1条指令i1 博学 审问 慎思 明辨 笃行 * 存储器地址分段 由于8086的地址总线是20位的,而CPU中的寄存器是16位的,这样20位地址无法用16位寄存器(只能寻址64KB)表示,因此采用地址分段方法,扩大寻址范围到1MB。程序员在编制程序时把存储器划分成段。段内地址16位,每个段的大小最大可达64KB; 实际可以根据需要来确定段大小,可以是1,100,1000,在64K范围内的任意字节数。 IBM PC机对段的起始地址有限制,即段不能从任意地址开始:各段起始地址的低4位二进制码必须为0,(能被16整除)。 第二章 16位和32位微处理器 8086系统中存储器物理地址的计算方法 第二章 16位和32位微处理器 物理地址: 就是存储单元的实际地址编码, 在1M字节存储器里,每个存储单元都有一个唯一的20位地址作为该存储单元的物理地址。 CPU访问存储器时,必须先确定所要访问的存储单元的物理地址才能取出(或存入)该单元中的内容。 段地址:逻辑分段在主内存中的起始地址。 偏移地址:就是指段内任意一个存储单元,其相对于段起始地址的偏移量,也称为有效地址EA,这是一个16位的地址。 逻辑地址: 在处理器内部、程序员编程时采用的地址 逻辑地址=段地址∶偏移地址 20位物理地址形成:由16位段地址和16位偏移地址组成。 某个存储单元可以有多个逻辑地址,但只有一个唯一的物理地址 20位物理地址形成 第二章 16位和32位微处理器 段寄存器和其他寄存器组合指向存储单元示意图 归纳段寄存器和其他寄存器组合指向存储单元示意图如下: 第二章 16位和32位微处理器 存储单元的内容:一个存储单元有效的信息。 一个字存入存储器占有相继的二个单元: 低位字节存入低地址,高位字节存入高地址。 字单元的地址采用它的低地址来表示。 例:字单元 :(0004H)=1234H, 字节单元 :(0004H)=34H 同一个地址既可以看作字节单元地址, 又可看作字单元地址,需要根据使用情况确定。 字单元地址:可以是偶数也可以是奇数, 第二章 16位和32位微处理器 字操作数存放在偶地址开始两个存储单元或两个 I/O端口中: 即操作数字的低8位 ——在偶地址单元或在偶地址端口; 操作数字的高8位 ——在奇地址单元或在奇地址端口。 在一个总线周期内完成16位数据传送(通常4个时钟周期) 讨论CPU和存储器或I/O端口之间传送数据方式: 读/写 偶地址字 CPU 低8位数据 高8位数据 高8位数据线 低地址 高地址 奇地址 偶地址 内存 低8位数据线 对应的偶地址单元/偶地址端口—数据通过数据总线低8位传输。 对应的奇地址单元/奇地址端口—数据通过数据总线高8位传输。 需要一 个总线周期 第二章 16位和32位微处理器 字操作数存放在奇地址开始两个存储单元或两个 I/O端口中 读/写奇地址字 需要二个总线周期 第二章 16位和32位微处理器 系统加电复位时,会自动转到FFFF0H单元执行 第二章 16位和32位微处理器 CPU要为每个I/O端口分配一个地址,它与存储器地址一样,具有唯一性。 有两种编址方法: 1.存储器映象: 将I/O

文档评论(0)

jgx3536 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档