第10章--时序数字电路.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电 子 学 基 础 第十章 时序数字电路 §1. 触发器 §2. 时序电路的基本分析方法 和设计方法 §3. 寄存器 §4. 计数器 §1. 触发器 一、概述 二、基本触发器 三、同步触发器 四、主从触发器 五、边沿触发器 六、时钟触发器的分类及转换 §2. 时序电路的基本分析方法 和设计方法 设计一个串行数据检测电路,要求是:连续输入3个 或3个以上1时输出1,其它情况均输出0。 【例2】 解:1、逻辑抽象,建立原始状态图 检测电路的输入是串行数据,输出是检测结果,从 起始状态出发,要检测连续输入3个和3个以上1的情 况,故应设置4个内部状态,即取M=4。用X和Y表示 输入数据和输出结果,起始状态为S0,S1、S2、S3表 示连续输入1个1、2个1、3个1和3个以上1时的状态。 X/Y S0 S1 S2 S3 1/0 1/0 1/1 1/1 0/0 0/0 0/0 0/0 原始状态图 第十章 时序数字电路 §2. 时序电路的基本分析方法和设计方法 三、时序电路的基本设计方法 (二)设计举例 2、进行状态化简,画最简状态图 ① 确定等价状态:S2和S3是等价状态。② 合并等价状 态,得最简状态图。 S0 S1 S2 X/Y 1/0 1/0 1/1 0/0 0/0 0/0 最简状态图 3、进行状态分配,画出用二进制数编码后的状态图 ① 状态数M=3,故取n=2;② 进行状态编码,取S0=00、 S1=01、S2=11;③ 画编码后的状态图。 00 01 11 X/Y 1/0 1/0 1/1 0/0 0/0 0/0 第十章 时序数字电路 §2. 时序电路的基本分析方法和设计方法 三、时序电路的基本设计方法 (二)设计举例 4、选择触发器,求时钟方程、输出方程和状态方程 ① 选用两个CP下降沿触发的边沿JK触发器; ② 采用同步方案,即 CP0=CP1=CP; ③ 求输出方程,由状态图的输出Y的卡诺图,可得 第十章 时序数字电路 §2. 时序电路的基本分析方法和设计方法 三、时序电路的基本设计方法 (二)设计举例, × 1 0 0 1 × 0 0 0 0 10 11 01 00 00 01 11 X/Y 1/0 1/0 1/1 0/0 0/0 0/0 Y的卡诺图 第十章 时序数字电路 §2. 时序电路的基本分析方法和设计方法 三、时序电路的基本设计方法 (二)设计举例, xx 11 11 01 1 xx 00 00 00 0 10 11 01 00 ④ 求状态方程 根据状态图画出电路次态的卡诺图如图所 示,由卡诺图可得状态方程如下: 00 01 11 X/Y 1/0 1/0 1/1 0/0 0/0 0/0 电路次态的卡诺图 5、求驱动方程 JK触发器的特性方程 ① 变换状态方程,使之与特性方程形式相同 第十章 时序数字电路 §2. 时序电路的基本分析方法和设计方法 三、时序电路的基本设计方法

文档评论(0)

js1180 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档