- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
教育性晶片测试果报告
教育性晶片測試成果報告
學校/系所
IC編號
課程名稱
(中英文)
授課老師
E-mail
專題名稱
(中英文)
參與學生
姓名/系所級
聯絡人
姓名: 電話: 傳真:
E-mail :
(請從此處開始以中文打字撰寫,以不超過4頁A4為原則,中文字體以楷書12點為主,英文字體以Times 12點為主,並繳交電子檔至testadm@.tw。)
摘要 (中英文)
Abstract
Keyword:
測試方法與測試儀器
測試結果
(測試結果請儘可能用量化數據表示,並以圖、表詳加說明)
預計規格與實測結果
討論與結論
圖表(含晶片佈局圖)
報告(電子檔(.doc))請E-mail至testadm@.tw。
檔案命名方式: edutest- D35-92D-35e.doc (Word格式)
*** Chip Features CAD Tools ***
CKT name : (e.g.)cic_08a_silicon_retina (設計名稱) HSPICE
Technology : (e.g.)0.6um CMOS 1P3M (使用製程) OPUS
Package : (e.g.)48 S/B (包裝種類)
Chip Size : (e.g.)4.0 x 4.0 mm2 (晶片面積;mm2)
Transistor/Gate Count : (e.g.)4K (電晶體/邏輯閘數)
Power Dissipation : (e.g.)6mW (功率消耗;mW)
Max. Frequency : (e.g.)10MHz (最高工作頻率,MHz)
Testing Results : □function work □partial work □ fail
(partial work或fail時請勾選以下之符合原因)
□ Layout佈局考慮不周 (電路佈局不對稱或純粹佈局相關失誤)
量測儀器之量測範圍考量不周詳導致無法量測或無考慮量測儀器的負載效應
佈局考量不周及缺乏完整的EM驗證 (Both)
電路設計考量不周 (Design Rule未仔細閱讀等)
未考量製程或bonding的variation
後製程失敗
其他,請說明:__________________________________________
佈 局 平 面 圖
教育性晶片測試成果報告(94年度)範例
學校/系所
科技大學
IC編號
D35-92C-35e
課程名稱
(中英文)
積體電路專題(二)
Special Topic on Integrated Circuit (Ⅱ)
授課老師
E-mail
王小明
aaa@.tw
專題名稱
(中英文)
以CMOS環型震盪器為架構之鎖相迴路
CMOS ring-oscillator-based Phase Lock Loop
參與學生
姓名/系所級
XXX/資工所二年級 , XXX/資工所在職專班二年級
聯絡人
姓名:XXX 電話:04-23323XXX ext 4562 傳真:04-23742XXX
E-mail : 00000@.tw
(請從此處開始以中文打字撰寫,以不超過4頁A4為原則,中文字體以楷書12點為主,英文字體以Times 12點為主,並繳交電子檔至testadm@.tw。)
1.摘要 (中英文)
在這研究中所設計鎖相迴路,其相位頻率檢知器,是用動態邏輯閘組成具有無dead zone的特性,………………………………………………………………,供給電荷幫浦產生控制電壓,調整壓控振盪器的頻率……………………………。
Abstract
In the proposed phase-locked loop, the phase/frequency detector is made up of dynamic logic gates and without dead zone. The PFD can detect the phase and frequency error of the reference frequency and the divider output. After the two signals are compared in the PFD, the quite wide up/down impulse signal is p
文档评论(0)