可编程逻辑器件应用实指导书.doc

  1. 1、本文档共28页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
可编程逻辑器件应用实指导书

《可编程逻辑器件应用》实验指导书 2010.3 目 录 实验一 QuartusⅡ软件与DE2平台的操作流程 2 实验二 全加器的设计 11 实验三 七段译码显示电路设计 13 实验四 脉冲分频选择电路设计 15 实验五 100进制同步计数器设计 17 实验六 汽车尾灯控制电路设计 19 实验七 十字路口交通灯控制器设计 20 实验八 智力竞赛抢答器的设计 22 附件1:DE2 开发板引脚说明 24 实验一 QuartusⅡ软件与DE2平台的操作流程 一、实验目的 1、熟悉QuartusⅡ软件的使用方法; 2、通过简单的实例,了解使用QuartusⅡ进行CPLD/FPGA设计的流程; 二、实验设备 PC 机一台,Altera公司DE2 教学实验套件一套 三、实验原理 数字系统设计系列实验是建立在数字电路基础上的一个更高层次的设计性实验。它是借助可编程逻辑器件(PLD),采用在系统可编程技术(ISP),利用电子设计自动化软件(EDA),在计算机(PC)平台上进行的。 1.DE2 教学实验套件 (一)、实验用到主要硬件配置: ◆ Altera Cyclone II系列的EP2C35F672C6 FPGA,内含35000个逻辑单元。 ◆ 七段共阳LED数码管8个HEX0~HEX7; ◆ 9个绿色LED灯LEDG0~LEDG8; ◆ 18个红色LED灯LEDR0~LEDR17; ◆ 50MHz晶体振荡器和27MHz振荡器2个时钟源; ◆ 18个拨码开关SW0~SW17; ◆ 4个按键开关KEY0~KEY3; ◆ 平台通过插座J8接入直流9V供电,SW18为电源开关; ◆ 编程插座:USB编程输入插座支持JTAG模式和AS模式。 (二)、实验板编程/下载 1、下载电缆的连接 1) USB电缆插头端接计算机USB口,另一端接DE2的J9编程插座,打开DE2平台的电源 2) 将SW19置于RUN位置。 2、软件编程操作 1) 选择QuartusII菜单下的ToolsProgrammr项. 2) 如果显示没有硬件,则单击Hardware Setup…按钮,打开硬件设置窗口。 3)双击USB Blaster, 然后单 击CLOSE按钮,完成硬件设置。 4)如果.sof文件不在文件 列表中,则单击Add File…按 钮,添加该文件。 5)确认DEVICE项列出 的是EP2C35F672,选中Program/Configue选项。 6)单击Start按钮,开始编程。 (三)、实验流程图 四、实验内容 通过一个简单的实例来演示如何使用 Quartus II 在 PLD 器件上做一个完整的逻辑设计。我们将在 PLD 上实现一个三人表决器的逻辑。三人表决,以少数服从多数为原则,多数人同意则议案通过,否则议案被否决。这里,我们使用三个按键代表三个参与表决的人,置“0”表示该人不同意议案,置“1”表示该人同意议案;两个指示灯用来表示表决结果,LED1 点亮表示议案通过,LED2 点亮表示议案被否决。真值表如下: S1 S2 S3 LED1 LED2 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 1 0 下面我们就具体来实现这一设计。1.双击桌面上 Quartus II的图标,启动 Quartus II软件。通过 File = New Project Wizard… 菜单命令启动新项目向导。 3.在随后弹出的对话框上点击 Next 按钮,继续。 4. 在 What is the working directory for this project 栏目中设定新项目所使用的路径;在 What is the name of this project 栏目中输入新项目的名字: vote ,点击 Next 按钮。 5. 在这一步,向导要求向新项目中加入已存在的设计文件。因为我们的设计文件还没有建立,所以点击 Next 按钮,跳过这一步 回到 Insert Node or Bus 对话框,点击 OK 按钮,确认 实验二 全加器的设计 一、实验目的 1掌握QuartusII 5.0软件使用流程。 2熟悉实验的开关按键模块,LED显示模块。 实验内容在QuartusII 5.0软件中使用原理图输入法设计并实现一个1位全加器。实验仪器 1ZY11EDA13BE型实验箱通用编程模块,配置模块,开关按键模块,LED2.并口延长线,JTAG延长线。3.安装QuartusII 5.0软件的PC机。 四、实验原理 1位全加器可以用两个半加器及一个或门连接而成,半加器原理图的设计方法很多,我们用一个与门、一个非门和同或门(xnor

文档评论(0)

erterye + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档