电子技术初步(数字路第2章 门电路与组合逻辑电路.ppt

电子技术初步(数字路第2章 门电路与组合逻辑电路.ppt

  1. 1、本文档共128页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子技术初步(数字路第2章 门电路与组合逻辑电路

电子技术初步(数字电路) 2、数据选择器实训 数据选择器功能验证 74LS151是8选1数据选择器,D0~D7是输入端,W 是原码输出端, 是反码输出端, A0、A1、A2是3位地址码, 是使能端。按下图接线,观察输出结果并记录。 74LS151的应用 74LS151是8选1选择器,两片级联能实现16选1功能,原理如下图所示,请自己画出实验接线图并测试其功能。 74LS151功能扩展 2、数据选择器实训 重点及难点 ※重点:编码译码的概念,译码器74LS138的应用;数据选择器的应用。 ※难点:74LS138、74LS151的功能扩展。必须明确74LS138、74LS151的使能端在级联中的用法。 讨论 ? 1、译码器74LS138的使能端起什么作用,级联时应如何正确使用? 2、如何用数据选择器实现组合逻辑电路的功能? 3、数据选择器与数据分配器在扩展其功能时应注意什么问题? 本节小结 用二进制代码表示特定对象的过程称为编码;实现编码操作的电路称为编码器。   编码器分二进制编码器和十进制编码器,各种译码器的工作原理类似,设计方法也相同。集成二进制编码器和集成十进制编码器均采用优先编码方案。 实际上译码器就是把一种代码转换为另一种代码的电路。译码器分二进制译码器、十进制译码器及字符显示译码器,各种译码器的工作原理类似,设计方法也相同。   数据选择器是能够从来自不同地址的多路数字信息中任意选出所需要的一路信息作为输出的组合电路,至于选择哪一路数据输出,则完全由当时的选择控制信号决定。 本节练习 试用3/8线译码器74LS138和门电路产生如下多输出逻辑函数(画出接线图)。 重点及难点 ※重点:组合逻辑电路的分析方法和设计步骤。 ※难点:组合逻辑电路的设计过程中,根据逻辑要求列出真值表,再由真值表写出逻辑表达式,然后化简或变换逻辑表达式,最后根据逻辑表达式画出逻辑电路图。结合第一章的内容,牢记逻辑代数的基本定律,熟练运用公式化简法和卡诺图化简法,上逻辑表达式满足设计要求。 讨论 ? 分析简易抢答器电路的工作原理。 写出各指示灯点亮的逻辑表达式。 本节小结 ①组合电路的特点:在任何时刻的输出只取决于当时的输入信号,而与电路原来所处的状态无关。 ②组合电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图和波形图等5种方法来描述。 ③组合电路的设计步骤:逻辑图→写出逻辑表达式→逻辑表达式化简→列出真值表→逻辑功能描述。 ④组合电路的设计步骤:列出真值表→写出逻辑表达式或画出卡诺图→逻辑表达式化简和变换→画出逻辑图。   在许多情况下,如果用中、大规模集成电路来实现组合函数,可以取得事半功倍的效果。 本节练习 对如下图所示逻辑电路完成下列要求: (1) 写出逻辑电路的逻辑表达式并化简之; (2) 根据逻辑表达式填写真值表; (3) 说明该电路有何逻辑功能。 第4节 常用组合逻辑电路电路 F学习目的: 熟悉编码器、数据选择器、等中规模集成组合逻 辑电路的应用 ? 本次课知识点: 编码器、数据选择器、等中规模集成组合逻辑电路的应用 第4节 常用组合逻辑电路电路 4.1 编码器 用数字、文字和符号来表示某一状态或信息的过程称为编码。实现编码功能的逻辑电路称为编码器。 二进制编码器是将被编码信息编成二进制代码的电路。n位二进制代码有2n种代码组合,所以用n位二进制代码最多可以对2n个被编码信息进行编码,简称为2n/n线编码器。 设被编码对象为N,二进制代码为n位,则二进制编码器应满足N ≤2n。 下面以4/2线编码电路为例来说明编码器的原理。下表是对四个信息进行编码的二进制编码表。 1、二进制编码器 输 入 输 出 Y1 Y0 I0 0 0 I1 0 1 I2 1 0 I3 1 1 由上表可得出: Y1= I2+ I3 、Y0= I1+ I3 若用与非门实现上述逻辑关系,要将上式变换为 4.1 编码器 二-十进制编码也称为8421 BCD编码器。 下表是8421BCD码的编码表。 2、二-十进制编码 4.1 编码器 如下图所示是一种8421BCD码编码器的逻辑图。图中,变 换拨码开关的位置(0~9),输出端DCBA就输出相应的842lBCD 码。 8421BCD码编码器的逻辑电路 4.1 编码器 4.2 译码器 译码是编码的逆过程。译码是将具有特定含义的代码翻译成相应的状态或信息。能实现译码功能的电路

文档评论(0)

189****7685 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档