EDA理及应用.ppt

  1. 1、本文档共262页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA理及应用

内容: 一、EDA设计导论 二、可编程逻辑器件设计方法 三、Verilog HDL语言基础 EDA技术综述; EDA技术发展历史 EDA技术涵义 EDA技术主要内容 PLD设计方法学; PLD设计概论 PLD设计流程 SOPC设计流程 HDL硬件描述语言 HDL硬件描述语言概念 HDL语言特点和比较 HDL语言最新发展 1、计算机辅助设计(CAD) 硬件设计发展的初级阶段。在此阶段,大量选用中小规模标准集成电路,将产品设计过程中高度重复性的布图布线工作,采用二维图形编辑与分析的CAD工具。由于PCB布图布线工具受到计算机工作平台的制约,其支持的设计工作有限且性能比较差。 2、计算机辅助工程(CAE) 采用少数几种通用的标准芯片实现电子系统的设计。 CAE阶段的EDA工具已经可以进行设计描述、综合与优化和设计结果验证。但是,大部分从原理图出发的EDA工具仍然不能适应复杂电子系统的设计要求,而具体化的元件图形制约着优化设计。 3、电子系统设计自动化阶段 各种规模的可编程逻辑器件和EDA工具的发展,通过一些简单标准化的设计过程,利用微电子厂家提供的设计库来完成数万门ASIC和集成系统的设计与验证。在此阶段,硬件描述语言HDL的出现使得EDA设计进入到抽象描述的设计层次。 现在,EDA设计进入了片上系统设计SOPC(System On Programmable Chip)阶段,可编程逻辑器件内集成了数字信号处理器的内核、微处理器的内核等,使得可编程逻辑器件不再只是完成复杂的逻辑功能,而是具有了强大的信号处理和控制功能。 EDA技术包括狭义EDA技术和广义EDA技术。 狭义EDA技术指以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件方式设计的电子系统到硬件系统的逻辑编译、逻辑化简、逻辑分割、逻辑综合及优化、逻辑布局布线、逻辑仿真,直至对于特定目标芯片的适配编译、逻辑映射、编程下载等工作,最终形成集成电子系统或专用集成芯片的技术,或称为IES/ASIC自动设计技术。  广义EDA技术,是通过计算机及其电子系统的辅助分析和设计软件,完成电子系统某一部分的设计过程。因此,广义EDA技术除了包含狭义的EDA技术外,还包括计算机辅助分析CAA技术(如PSPICE,EWB,MATLAB等),印刷电路板计算机辅助设计PCB-CAD技术(如PROTEL,ORCAD等)和其它高频和射频设计和分析的工具等。 EDA技术的共同特点: 1、通过使用相应的电路分析和设计软件,完成电子系统各部分的设计; 2、在电子系统设计中所使用的EDA软件基本都符合自顶向下的设计流程的理念; 3、使用EDA软件设计电子系统,都需要分工设计,团体协作; 4、使用EDA软件设计电子系统,提高了设计的效率,缩短了设计周期; 5、使用EDA软件设计电子系统,采用了模块化和层次化的设计方法; 6、大多数EDA软件都具有仿真和模拟功能; EDA技术的主要内容 基于狭义EDA技术进行可编程逻辑器件的设计应掌 握以下几个方面的内容: 1、大规模可编程逻辑器件PLD,是利用EDA技术进行电子系统设计的载体; 2、硬件描述语言HDL,是利用EDA技术进行电子系统设计的主要表达手段; 3、EDA设计软件EDAS:是利用EDA技术进行电子系统设计的自动化设计工具; 4、相关的硬件平台,是利用EDA技术进行电子系统设计的下载工具及硬件验证工具; 1、大规模可编程逻辑器件PLD PLD器件一般包含现场可编程门阵列(FPGA)和复杂可编程逻辑器件(CPLD)。 由于EDA开发工具的通用性、设计语言的标准化以及设计过程几乎与所用器件的硬件结构无关,因而设计开发成功的各类逻辑功能块软件有很好的兼容性和可移植性。 与ASIC设计相比,PLD显著的优势是开发周期短、投资风险小、产品上市速度快、市场适应能力强和硬件升级回旋余地大,而且当产品定型和产量扩大后,可将在生产中达到充分检验的VHDL设计迅速实现ASIC投产。 2、硬件描述语言 常用硬件描述语言有VHDL、Verilog和ABEL语言。 下面从使用方面对这三种语言进行简要的对比: (1)逻辑描述层次:一般的硬件描述语言可以在三个层次上进行电路描述,其层次由高到低依次可分为行为级、寄存器传输级RTL和门电路级。VHDL语言是一种高级描述语言,适用于行为级和RTL级的描述,最适于描述电路的行为;Verilog语言和ABEL语言是一种较低级的描述语言,适用于RTL级和门电路级的描述,最适于描述门级电路。 (2)设计要求:VHDL进行电子系统设计时可以不了解电路的结构细节,Verilog

文档评论(0)

130****9768 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档