- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第5章 储系统和结构
§5.1 存储系统的组成 §5.1 存储系统的组成 §5.1 存储系统的组成 §5.1 存储系统的组成 §5.1 存储系统的组成 §5.1 存储系统的组成 §5.1 存储系统的组成 §5.1 存储系统的组成 §5.1 存储系统的组成 §5.2 主存储器的组织 §5.2 主存储器的组织 §5.2 主存储器的组织 §5.2 主存储器的组织 §5.2 主存储器的组织 §5.2 主存储器的组织 §5.2 主存储器的组织 §5.2 主存储器的组织 §5.2 主存储器的组织 §5.2 主存储器的组织 §5.2 主存储器的组织 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.3 半导体随机存储器和只读存储器 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制(3) §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.4 主存储器的连接与控制 §5.5 提高主存读写速度的技术 §5.5 提高主存读写速度的技术 §5.5 提高主存读写速度的技术 §5.5 提高主存读写速度的技术 §5.6 多体交叉存储技术 §5.6 多体交叉存储技术 §5.6 多体交叉存储技术 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.7 高速缓冲存储器 §5.8 虚拟存储器 §5.8 虚拟存储器 §5.8 虚拟存储器 §5.8 虚拟存储器 §5.8 虚拟存储器 §5.8 虚拟存储器 §5.8 虚拟存储器 §5.8 虚拟存储器 §5.8 虚拟存储器 §5.8 虚拟存储器 §5.8 虚拟存储器 §5.8 虚拟存储器 §5.9 磁表面存储原理和光记录原理 五 快表与慢表 根据程序局部性规律,一段时间内对页表的访问局限在少数寄给存储器字内,故可将页表分为快表和慢表两种。 快表:将当前最常用的页表信息存放在一个小容量的高速存储器器中,称为快表。 慢表:存放在主存中的页表。 快表是慢表的一个副本,二者构成了一个由两级存储器组成的存储系统,其访问速度接近于快表,存储容量接近于慢表。 六 虚拟存储器与Cache管理方式上的区别 Cache的替换策略是由硬件控制的;而虚拟存储器的替换策略是由操作系统控制的。 Cache的存在及其所有操作对程序员都是透明的;但虚拟存储器中页面对系统程序员是不透明,对用户是透明的;段对用户可透明也可不透明。 一 高速缓存工作原理 1 程序的局部性原理 CPU对内存的访问在某一时间段内集中于某个局部,而不是均匀分布的。包括两种局部性规律: 时间局部性:如果一个存储单元被访问,则这个存储单元会再次被访问的概率很高。这是由于循环程序的执行,相应的数据要重复访问。 空间局部性:如果一个存储单元被访问,则这个存储单元及其相邻单元被访问的概率较高。这是由于程序的顺序执行时,一条指令和下一条指令在存储器中的位置是相邻或相近的。 2 Cache的基本结构
文档评论(0)