数电实验预习要求.docVIP

  • 111
  • 0
  • 约小于1千字
  • 约 4页
  • 2018-11-25 发布于河南
  • 举报
数电实验预习要求

实验二 用SSI设计组合逻辑电路 实验目的 掌握用基本逻辑门设计组合逻辑电路的方法; 熟悉各种逻辑门电路的应用及其应用电路功能的测试方法。 二2-4译码器频率选择电路 三、实验内容 1、测试与非门和三态门的逻辑功能。 2、试用与非门和三态门设计一个频率选择电路。频率选择电路的框图如图5-2-4所示。图中虚线框内为三态门74LS126,其中数字为74LS126的引脚示意。各三态门控制端分别受2-4译码器输出B3、B2、B1、B0控制,各三态门的输入端分别接不同频率的输入信号,输出端均接在同一总线上。将总线接到示波器输入端。若译码器B0=1,TS0三态门选通,1KHz频率信号传送到总线上,而此时B3、B2、B1均为0,TS3、TS2、TS1三态门输出均为高阻态,所以示波器上只观察到1KHz频率信号,依次类推,总线实现了频率信号的选择。 设计要求:先用与非门设计2-4译码器,然后按图4连接,通过实验台上的逻辑电平改变译码器的输入A0和A1组合观察示波器的显示波形,并填入自制的数据表中。 图5--4 频率选择电路框图 二、实验内容 Y=A′B′C+AB′C′+BC。 3、用3线-8线译码器74HC138和门电路设计一个能产生如下多输出逻辑函数的逻辑电路。 Y1=AC Y2=A′B′C+AB′C′+BC Y3=B′C′+ABC′ 实验四 用触发器设计同步时序逻辑电路 一、实验目的 1、熟悉集成触发器的逻辑功能; 2、掌握小规模时序逻辑电路的设计方法; 3、学会用状态转换表、状态转换图和时序图来描述时序逻辑电路的逻辑功能; 4、掌握小规模时序逻辑电路的安装和测试方法。 二二 示波器 A0 A1 210Hz 213Hz 20Hz B3 B2 B1 B0 2 3 5 6 9 8 12 11 74LS126 1 4 10 13 216Hz

文档评论(0)

1亿VIP精品文档

相关文档