- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ADF4350的调试高速时钟芯片
上一篇讲的是寄存器1的MOD的设置,再来说说寄存器4的BAND CLOCK(band select clock divider value),在寄存中有个8bit,从0到255,之前我在建立设置频率函数中没有考虑到,导致了写入的频率出现锁定,但不是所要的频率,网上搜了一下,同样的情况,但是说修改MUX OUT为ANALOG LOCK DETECT就可以了,同样的,我的不行了,看来问题的原因不一样呀。
?? ?仔细看了一下英文手册,BAND CLOCK必须小于125KHz,BAND CLOCK的计算公式:BAND CLOCK=Fref/R/CLK_DIV,(Fref为晶振),按BAND CLOCK=125KHz来算,CLK_DIV的最小值为Fref/R/125,可以通过软件看出如此:
你试试可以设置一下低于软件算出来的值,是否能锁定所要的频率,比如上图所示的Clk Div=112,测验过120,同样也是可以使用的,而100的话,就不是所需的频率。
通过测试,当晶振,R,通道分辨率不变的情况下,设置频率的时候,只要对寄存器0,4两个进行修改就能达到设置频率的效果。
一些参数的设置范围应满足:2MOD4095;0FRACMOD-1;0INT65535
在满足上述条件后,根据实际情况计算出实际的限制范围。
在测试过程中,R的分频数越小,相噪就越好。
ps:关于ADF4350编程有关的就告一段落了,接下来就是调试指标了。
附件:ADF4350软件
文档评论(0)