数电课61.pptVIP

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电课61

状态表 1 1 0 1 1 1 1 0 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 1 1 0 0 1 1 1 0 0 0 1 0 0 1 0 0 0 1 0 0 1 0 0 0 n n Q Q 1 1 2 = + n n Q Q 0 1 1 = + n n n Q Q Q 0 1 1 0 = + 3、列出状态表或画出状态图和时序图 状态表 1 1 0 1 1 1 1 0 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 1 1 0 0 1 1 1 0 0 0 1 0 0 1 0 0 0 1 0 0 1 0 0 0 根据状态表画出状态图 电路具有自启动能力 如何判断电路是否具有自启动能力? 画出完整的状态图(包括所有状态) 在任何非工作状态下都能进入有效工作循环。 4、画出时序图 Q0 Q2 Q1 1 0 0 0 1 0 0 0 1 1 0 0 0 1 0 0 0 1 1 0 0 0 1 0 由状态图可见,电路的有效状态是三位循环码。 从时序图可看出,电路正常工作时,各触发器的Q端轮流出现一个宽度为一个CP周期脉冲信号,循环周期为3TCP。电路的功能为脉冲分配器或节拍脉冲产生器。 5、逻辑功能分析 分析下图所示同步时序逻辑电路,试画出在CP时钟脉冲信号作用下,电路L1~L4的波形图,并确定电路逻辑功能。(设各触发器初态均为0) 解: 1、了解电路组成 2、 写出各逻辑方程 例4 穆尔型同步时序电路 激励方程 状态方程 输出方程 3、列出其状态转换表,画出状态转换图和波形图 状态转换表 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 0 0 0 次态/输出信号 现 态 0 0 1 / 0 1 1 1 0 1 0 / 1 0 1 1 0 1 1 / 1 1 0 1 0 0 0 / 1 1 1 0 1 0 0 / 0 1 1 1 0 1 1 / 1 0 1 1 0 1 0 / 1 1 0 1 0 0 1 / 1 1 1 0 00 0 1 0 0 0 01 0 11 0 0 1 / 0 1 1 1 1 1 1 0 1 0 / 1 0 1 1 0 1 1 0 1 1 / 1 1 0 1 1 0 1 0 0 0 / 1 1 1 0 0 0 1 1 0 0 / 0 1 1 1 1 1 0 0 1 1 / 1 0 1 1 0 1 0 0 1 0 / 1 1 0 1 1 0 0 0 0 1 / 1 1 1 0 0 0 0 次态/输出信号 现 态 /1110 /1101 /0111 / 10 11 110 / 10 11 101 /1101 /0111 111 时序图(略) 4、确定逻辑功能: 0 10 画出状态图 顺序脉冲产生电路 电路自启动能力的确定 本电路具有自启动能力 作 业 P350~353 6.1.5、6.1.8、6.2.3、6.2.5 6 时序逻辑电路 6.1 时序逻辑电路的基本概念 6.2 同步时序逻辑电路的分析 6.3 同步时序逻辑电路的设计 6.4 异步时序逻辑电路的分析 6.5 若干典型的时序逻辑集成电路 6.6 简单的时序可编程逻辑器件GAL 6.7 用Verilog HDL描述时序逻辑电路 教学基本要求 2、熟练掌握时序逻辑电路的分析方法 1、熟练掌握时序逻辑电路的描述方式及其相互转换 3、熟练掌握时序逻辑电路的设计方法 4、熟练掌握典型时序逻辑电路计数器、寄存器、移位寄存器的逻辑功能及其应用 5、正确理解时序可编程器件的原理及其应用 6、学会用Verilog HDL设计时序电路及时序可编程逻辑器件的方法 1. 时序电路的一般化模型 输入信号 输出信号 激励信号 状态信号 (状态变量) (现态) 与组合电路的区别: 时序电路在任一时刻的状态变量不仅是当前输入信号的函数,而且还是电路以前状态的函数 电路由组合电路和存储电路组成 电路存在反馈 结构特征: 6.1 时序逻辑电路的基本概念 6.1.1 时序逻辑电路的模型与分类 1)从控制时序状态的脉冲源来分 时序电路 同步: 异步: 存储电路里所有触发器有

文档评论(0)

130****9768 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档