- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
组成原理的讲义第三章存储器习题
1、用定量分析方法证明多模块交叉存储器带宽大于顺序存储器带宽。(模拟题1) 解:假设(1)存储器模块字长等于数据总线宽度; (2)模块存取一个字的存储周期等于T; (3)总线传送周期为τ; (4)交叉存储器的交叉模块数为m.。交叉存储器为了实现流水线方式存储,即每经过τ时间延迟后启动下一模快,应满足 T = mτ, (1)交叉存储器要求其模快数≥m,以保证启动某模快后经过mτ时间后再次启动该模快时,它的上次存取操作已经完成。这样连续读取m个字所需要时间为t1 = T + (m – 1)τ= mτ+ mτ–τ= (2m – 1) τ (2)故存储器带宽为W1 = 1/t1 = 1/(2m-1)τ (3)而顺序方式存储器连续读取m个字所需时间为 t2 = mT = m2×τ (4)存储器带宽为W2 = 1/t2 = 1/m2×τ (5)比较(3)和(5)式可知,交叉存储器带宽W1 大于顺序存储器带宽W2。2、设存储器容量为4M字,字长32位,模块数m = 4,分别用顺序方式和交叉方式进行组织,存储周期T = 200ns,数据总线宽度32位,总线传送周期? = 50ns.问顺序存储器和交叉存储器带宽各是多少?(模拟题10)解:顺序存储器和交叉存储器连续读出m=4个字的信息总量都是 q = 32位 × 4 =128位 顺序存储器和交叉存储器连续读出4个字所需的时间分别是 t2 = mT = 4 × 200ns =800ns = 8 × 10 -7 (S) t1 = T + (m–1)t =200ns + 3×50ns = 350ns = 3.5 × 10-7 (S) 顺序存储器带宽 W2 = q/t2 = 128 / (8×10-7) = 16 × 107(位/S) 交叉存储器带宽 W1 = q/t1 = 128 / (3.5×10-7) = 36.5 × 107(位/S)3、设存储器容量为2M字,字长64位,模块数M = 8,分别用顺序方式和交叉方式进行组织,存储周期T = 200ns,数据总线宽度64位,总线传送周期为τ= 50ns. 问:顺序存储器和交叉存储器带宽各是多少?解:顺序存储器和交叉存储器连续读出m=8个字的信息总量都是 q = 64位 × 8 =512位 顺序存储器和交叉存储器连续读出8个字所需的时间分别是 t2 = mT = 8 × 200ns =1600ns =16 × 10 -7 (S) t1 = T + (m–1)t =200ns + 7×50ns = 550ns = 5.5 × 10-7 (S) 顺序存储器带宽 W2 = q/t2 = 512 / (16×10-7) = 32 × 107(位/S)交叉存储器带宽 W1 = q/t1 = 512/ (5.5×10-7) = 73 × 107(位/S)4、一片EDRAM的存储容量为1M×4位,其中Sel为片选信号,RAS为行选通信号,CAS为列选通信号,Ref为刷新信号,A0~A10为地址输入信号。请设计一个1M×32位的存储器。其存储容量是多少?画出组成模块图。解:8个芯片共用片选信号Sel,行选通信号RAS,刷新信号Ref和地址输入信号A0-A10,两片EDRAM芯片的列选通信号CAS连在一起,形成一个1M×8位(1`MB)的片组。再由4个片组组成一个1M×32位(4MB)的存储模块。4个组的列选通信号CAS3-CAS0分别与CPU送出的4个字节允许信号BE3-BE0相对应,以允许存取8位的字节或16位的字。当进行32位存取时,BE3-BE0全无效,此时认为存储地址的A1A0位为00(CPU没有A1,A0输出引脚),也即存储地址A23-A0为4的整数倍。其中最高2位A23A22用作模块选择,它们的译码输出分别驱动4个模块的片选信号Sel。若配置4个这样的4MB模块,存储器容量可达16MB。模块图如图A20.4 图A20.45、已知cache命中率H=0.98,主存比cache慢4倍,已知主存存取周期为200ns,求cahce/主存系统的效率和平均访
您可能关注的文档
最近下载
- 急性胰腺炎护理(完整版)PPT课件.pptx VIP
- 《电气控制系统设计与装调》教案 任务二: CA6140型车床线路故障分析及检修方法(1).doc VIP
- 2025广西公需科目培训考试答案(90分)——“一区两地一园一通道”建设;人工智能时代的机遇与挑战(1).pdf VIP
- 橋式起重机操作维护检修规程.doc VIP
- 2025年铁路行业白皮书:铁路运输网络优化与智能服务.docx
- 党课ppt+讲稿:二十届四中全会提出的新概念新观点新论断ppt.pptx VIP
- 《电气控制系统设计与装调》教案 任务一:CA6140型车床控制线路基本构造及工作原理.doc VIP
- 果实套袋技术详解.ppt VIP
- 应用文写作教程PPT课件—实习报告.pptx VIP
- 煤矿采掘技术管理体系.doc VIP
原创力文档


文档评论(0)