- 23
- 0
- 约7.4千字
- 约 33页
- 2018-07-07 发布于湖北
- 举报
计算机组成原理5-存储系统5(精品)
3.1、主存储器概述 3.2、主存储器构成 3.2.1、位单元构成(SRAM/DRAM、ROM) 3.2.2、地址译码(单向,双向) 3.2.3、主存储器组成(芯片封装) 3.3、主存储器扩展 3.3.1、位扩展(数据线扩充) 3.3.2、字扩展(地址线扩充) 3.3.3、位字扩展(先位后字) 3.4、主存储器与CPU的连接 3.4.1、存储芯片与CPU接口特性(地址信号、数据信号、控制信号) 3.4.2、存储芯片与CPU连接举例(重点画片选信号与3-8译码器) 3.4.3、存储器读写周期与CPU的配合(读写过程中其他信号不变) 3.4.4、动态存储器DRAM刷新(2ms内整个主存刷新一次) 3.5、提高主存储器性能的技术 3.5.1、提高主存的制造技术(硬部件技术的提高) 3.5.2、单体双端口存储器(采用并行的存储体系结构) 3.5.3、单体并行多字存储器(采用并行的存储体系结构) 3.5.4、多体并行交叉存储器(采用并行的存储体系结构) 本章小结:主存储器 本章小结:存储系统 4、高速缓冲存储器Cache (内存与Cache传送数据的单位:块
原创力文档

文档评论(0)