- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
四. 二进制译码器的应用 译码器在数字系统中常用于地址译码,以选通(选中)设备,在控制信号的作用下,完成读写操作。 数字系统中的三总线:数据、地址、控制 例1:在某数字(微机)系统中,有如下电路,请分析其功能。 当/IORQ、/RD有效,且 A7…A0,读状态字; 当/IORQ、/WR有效,且A7…A0,写控制字。 C B A G2A G2B G1 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 74LS138 A7 A6 A5 A4 A3 /IORQ A2 A1 A0 地址线 ≥1 设 备 状 态 字 ≥1 设 备 控 制 字 数据线 /RD /WR 控制线 三态 Verilog HDL建模 当/IORQ、/RD有效,且 A8…A1,读状态字; 当/IORQ、/WR有效,且A8…A1,写控制字。 例如:调整一下,要求 用Verilog HDL建模 adder[8..1] n_iorq n_rd n_wr sel_r sel_w 读写控制模块 Verilog HDL源代码 仿真 例2:利用译码器产生存储器的片选信号 数据线 地址线 控制线 RAM 1KB RAM 1KB RAM 1KB RAM 1KB rd wr adder data cs 00_0000_0000 ...... 11_1111_1111 00_0000_0000 ...... 11_1111_1111 00_0000_0000 ...... 11_1111_1111 00_0000_0000 ...... 11_1111_1111 00 01 10 11 A9…A0 A11 A10 /MRQ 2 — 4译码器 实现: ●逻辑门 ●74LS139 ●Verilog HDL建模 000H~3FFH 400H~7FFH 800H~BFFH C00H~FFFH /Y7 /Y0 例3:写出图示电路(74LS138)中F3的逻辑表达式。 根据译码器 关于x、y、z 进一步:最简与或式、最简与非式、 最简或与式、最简或非式、 最简与或非式 思考:使能端接变量,F3 ? W 结论:采用译码器、逻辑门可以实现逻辑函数(逻辑功能)。 采用二进制译码器实现组合逻辑函数原理 n—2n译码器的输出,对应n个变量的全部最小项。所以,只要得到逻辑函数的最小项表达式,就可采用译码器和适当逻辑门实现之。 例4:用74LS139译码器和适当与非门实现全加器。 全加器真值表: 用高位变量 Ai 将两个2-4译码器 扩成3-8译码器。 Ai为0时, 工作 Ai为1时, 工作 1 2 1 2 /Y3 /Y0 /Y7 /Y4 请同学思考全减器的设计: 1.? 画出其卡诺图,并用与非门实现; 2.? 用74LS138译码器和最少的其它电路实现; 3. 用74LS139译码器和最少的其它电路实现; 4. 用Verilog HDL建模并仿真。 全减器真值表: 关键点: 理解全减器的逻辑含义,构造真值表。 4.5.2 多路分配器 (1) 多路分配器 (Demultiplexer)工作原理 D EN A0 A1 An … Y0Y1 Yk … k=2n 多路分配器 DEMUX 又称数据分配器,常用DEMUX表示。单输入,多输出。 多路分配器的功能是根据地址译码的指向,将输入数据D的逻辑值分配到相应的输出线上去。 Y0= D · m0 Y1= D · m1 … Yk= D · mk 当EN有效时 mk是An …A1 A0 的最小项 使能端 数据 输入 选择控制输入(地址) 输出 1 1 数据 使能 地址 功能: 1—4 多路分配器(DEMUX) 分析图示电路的逻辑功能 * 4.5 常用组合逻辑电路的设计及其应用 (1)电路设计模型 (2)对应的中规模(MSI)逻辑器件 (3)硬件描述语言Verilog HDL建模 SSI(小规模集成电路)中封装多个同类型的逻辑门或触发器,是基本器件的集成。例如:74LS00集成了4个双与非门;74LS04集成了6个反相器;74LS32集成了4个双或门…。前面介绍的组合电路,多数是以SSI为基础的。 MSI(中规模集成电路)是具有特定功能的逻辑部件(译码器、寄存器、计数器…)的集成。例如:74LS138是一个3-8译码器;74LS153集成了2个四选一多路选择器;74LS374是一个8位寄存器…。本节介绍常用MSI组合逻辑器件。 LSI(大规模集成电路)和VLSI(超大规模集成电
您可能关注的文档
- 校长的专业能力及实践智慧(一).doc
- 2014年秋《汉字学》平时作业.doc
- 王佐项目节能方案_成.doc
- 兽医寄生虫学--第二篇 家禽的常见寄生虫病 第四节 住白细胞原虫病.docx
- 仙女湖景区导游词-附件.doc
- 曼昆经济学原理第六篇(第七版) - 副本.ppt
- C# 温故而知新:Stream篇六BufferedStream.doc
- 2009年度安徽省新题型任务型阅读训练—英语.doc
- 例题:综合单价分析_1.doc
- 武科大毕业论文要求-附件.doc
- 2012-2021北京重点校高一(下)期中语文汇编:词类活用.pdf
- 电力市场与经济运行优化:电力市场优化算法_(28).电力市场中的市场力分析.docx
- 医院培训课件:《俯卧位通气的护理》.pptx
- 电力市场与经济运行优化:电力系统能效优化方法_(1).电力市场基础理论.docx
- 电力市场与经济运行优化:电力系统能效优化方法_(9).电力系统运行与能效优化.docx
- 电力市场与经济运行优化:电力系统能效优化方法_(15).电力市场与环境影响分析.docx
- 电力市场与经济运行优化:电力系统优化调度_(1).电力市场基础与原理.docx
- 电力市场与经济运行优化:电力系统优化调度_(14).电力市场改革政策与影响.docx
- 电力市场与经济运行优化:电力系统运行优化_(4).电力系统运行基础.docx
- 2025年航运行业分析.docx
最近下载
- 部编版五年级语文上册第13课《少年中国说》课件.pptx VIP
- 2025上海市农业科学院工作人员招聘(2025年第二批)笔试备考试题及答案解析.docx VIP
- 《伦理学》课件——第三章 道德的本质、功能和社会作用.pptx VIP
- 霸王茶姬品牌手册.pdf VIP
- 计算机系统结构 13015 简答题.pdf VIP
- 大班科学《会跳舞的盐》课件.pptx VIP
- 2023年全国房地产经纪人职业导论必考知识点归纳.docx VIP
- 2025年华住酒店考试题库.docx
- 2025上海市农业科学院工作人员招聘(2025年第二批)笔试模拟试题及答案解析.docx VIP
- 2025上海市农业科学院工作人员招聘15人笔试模拟试题及答案解析.docx VIP
文档评论(0)