在PADS-Logic设计中使用CAE封装方式创建原理图元件符号.pdfVIP

  • 130
  • 0
  • 约小于1千字
  • 约 7页
  • 2018-07-16 发布于上海
  • 举报

在PADS-Logic设计中使用CAE封装方式创建原理图元件符号.pdf

在PADS Logic 设计中使用CAE 封装方式创建原理图元件符号 之前一直不会用CAE 封装的方式画原理图器件的符号,在用到多路运放、多路光耦或比较大的器件 (CPU)时,不 能分开摆放,原理图看起来不美观。几度想学,没找到好的学习资料,这里自己摸索着,总结一下,供自己以后参考。 (注意:这里没有将原理图、PCB 封装库的创建和使用)。 这里以创建一个soic8 封装的双通道运放的元件符号为例子。 1、点击pads logic→工具→元件编辑器 2、点击新建→选择CAE 封装→确定 3、进入如下窗口,点击 ,这里可以看到创建CAE 封装所需的工具 4、如下图,根据自己需要设计CAE 封装,保存并命名,这里画了第一组运放,并带有电源和GND 引脚,命名为my_op1, 5、 回到步骤2,再次点击新建 CAE 封装,并画处如下符号图形 (另一组运放),并保存为my_op2 ; 6、下面创建具体元件。回到步骤2,再次点击新建→元件类型,并确定,如下图: 7、点击 ,为设计的芯片选择一个合适的封装,这里假设创建的是一个soic8 的封装。 8、如下图,点击 【门】,添加刚刚创建的CAE 封装。 9、继续点击 【管脚】,将相应的管脚 【编号】与 【管脚组】对应,如下图 这里开始有些晕,其实就是将P

文档评论(0)

1亿VIP精品文档

相关文档