- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
单片机专题实训 键盘和数码管显示 一、Zlg7289的功能和特性 SPI接口定义了四种数据传输的时序模式。SPI总线工作于那 种时序模式下是由CPOL控制位和CPHA控制位决定的。它们分 别时钟极性选择和时钟相位选择。 CPOL控制位决定了设备激活后,而没有进行数据传输时, SCLK的空闲(Idle)电平是高电平还是低电平。 CPHA控制位决定设备是在时钟信号的第一个跳变沿采样数据 还是在第二个跳变沿采样数据。 3.2、Zlg7289的SPI接口 Zlg7289的控制指令分为单字节纯指令和双字节带数据 指令两大类。操作这些指令的时序由前一小节内容给出。 管脚定义 sbit Zlg7289_Cs= P1^4; sbit Zlg7289_Clk= P1^7; sbit Zlg7289_Dio= P1^6; sbit Zlg7289_Int= P3^2; 1、编写一段程序,测试Zlg7289各条命令,查看命令执行效果。 * * 西安交通大学城市学院电信系实验中心 张桦 办公室:实验楼 510 办公室电话:029 email: yuazhang@163.com (ZLG7289芯片运用) Zlg7289是一款数码显示驱动和键盘扫描管理的芯片。主要 有如下的特性: 直接驱动8位共阴式数码管或64只独立的LED; 管理多达64只按键,自动消除抖动; 段电流可达15mA以上,位电流可达100mA; 具有左移、右移、闪烁、消隐、段点亮等多种功能; 与微控制器之间采用三线SPI总线接口,占用I/O资源少。 二、Zlg7289芯片各引脚功能 复位信号,低电平有效。 /RST 28 晶振输入信号。 OSC1 26 晶振输出信号。 OSC2 26 数码管位选信号0 – 7 / 键盘列信号0 – 7。 DIG0/KC0-DIG7/KC7 18-25 小数点驱动输出 / 键盘行信号7。 DP/KR7 17 段G - 段A驱动输出 / 键盘行信号0 - 6。 SG/KR0 -SA/KR6 10-16 按键有效输出端,检测到有效按键时,输出低电平。 /INT 9 串行数据输入/输出端。 DIO 8 同步时钟输入端,发送或读数据时,上升沿数据有效。 CLK 7 片选输入端,低电平时,可向其发指令或读键盘。 /CS 6 接地 Vss 4 悬空 NC 3、5 接电源 RTCC、Vcc 1、2 说明 名称 引脚 3.1、SPI接口 采用主从模式(Master Slave)架构,支持多Slave模式, 一般只支持单Master,Master控制时钟。 三、Zlg7289与微控制器的接口 采用四线,实现全双工通信。 图1 SPI接口连线示意图 Zlg7289使用SPI串行总线与微控制器接口。 SPI串行总线是Motorola公司推出的一种同步串行接口。通常它需要四条线,就可与微控制器之间实现全双工的同步串行通讯。SPI串行总线主要有如下的特性: SPI信号线 图3 站在器件角度命名信号的SPI接 口连线示意图 SCLK:用于同步主从设备的数据传输,由Master设备驱动输 出,Slave设备按SCLK的步调接收或发送数据。 MOSI:When master, out line; When slave, in line MISO:When master, in line; When slave, out line /SS:用于Master设备激活Slave设备。由Master驱动输出, 低电平有效。对应该信号有效的Slave设备的SPI接口才 处于工作状态。 图2 站在信号角度的SPI接口连线示意图 SPI的数据传输时序模式 图4 SPI的四种数据传输时序模式示意图 Zlg7289与微控制器的接口采用3线制的SPI串行总线。三条 分别是/CS、CLK和DIO。其中DIO信号是双向的,在与微控制器相接时,要接到控制器的双向I/O上。操作Zlg7289 的SPI接口,主要有三种时序。如下所示: 图5 单字节指令时序图 注:在图5中, T1是/CS信号的建立时间,大约需要50μs。 T2是时钟SCLK信号的高电平持续时间,大约是8μs。 T3是时钟SCLK 信号的低电平持续时间,大约是8μs。 图6 带数据指令时序图 注:在图6中, T4是
原创力文档


文档评论(0)