- 1、本文档共106页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
脉冲教学4
2、设计一个一位全减器。 解: A、列真值表: 逻辑抽象 输入变量: 被减数An、减数Bn 低位向本位的借位Cn 输出变量: 本位差Dn 本位向高位的借位C n+1 列真值表 K图化简: (1)利用K图确定地址输入端 由K图分析可知,应用QR或TR或SR作为地址输入端,但此时有“0”作为数据输入,与题意不符。故选ST作为地址输入端。令A1=S,A0=T。 (2)利用K图确定余函数。 (3)分析组合与非门电路 令①接Q ,②接R,则 ③为Q与R的异或。 (4)画电路 7、在只有原变量输入条件下,用异或门实现函数。 A、因为: 因为:若mj*mi=0,即只要A,B为最小项或为K图中两 个不相交的K圈的化简项,其A*B=0。 所以: 8、设计一个8421BCD码乘以5的组合电路,其输出也是8421BCD码,并证明实现该电路不需要用任何门电路。 证明:设1位8421BCD码位A3A2A1A0,它的最大值为9,乘5后的最大值为45,这是一个2位的十进制数,因此设乘5后的积为:N3N2N1N0 M3M2M1M0,其中N、M分别表示十位和个位数。 分析1:积的十位数与乘数之间的关系 乘5后,积的十位数恰好等于乘数除以2(取整)。而A3A2A1A0除2相当于A3A2A1A0“右移”一位高位补零。即A3A2A1A0变为0A3A2A1。故积的十位数可表示为: N3N2N1N0= 0A3A2A1。 分析2:积的个位数字的变化规律 当A0=0时表示是个偶数,乘5后个位肯定为零。故M3M2M1M0=0000;当A0=1时表示是个奇数,乘5后个位肯定为5。故M3M2M1M0=0101;而“0101”中的“1”恰好与A0值相同。所以M3M2M1M0=0A00A0。 总结:不管1位BCD码具体为何值,乘5后的乘积可表示 为: N3N2N1N0 M3M2M1M0 = 0A3A2A1 0A00A0。 由图可知,实现该电路 不需要用任何门电路。 4、在下图中COMP为四位数值比较器CT74LS85,输入X=X3X2X1X0为一个四位二进制数,F3、F2、F1 为输出,试分析该电路的功能。 解:电路是由两个CT74LS85组成的X与4位二进制数的比较电路。第一片用于比较X与二进制数0011的大小,而第二片则用于比较X与二进制数1000的大小,两片比较器的输出经门电路组合出3种比较结果,即F1、F2、 F3。 分析给定电路可知: 当X≤3时, F1=1 当3X8时, F2=1 当X≥8时, F3=1 5、由4位超前进位加法器74LS283和4位2选1数据选择 器74LSl57组成的电路如图所示,其中S为输入控制 信号。试分析电路的逻辑功能。 解: 输入控制端S既是4位2选1数据选择器的公共地址输 入,又是4位加法器74LS283的进位输入,同时还控 制着4位加法器的B3,B2,B1,B0的取值。 A、当S=0时,A=0,4位2选1数据选择器的输出 当S=1时,A=1,4位2选1数据选择器的输出 B、真值表 C、电路功能 电路实际是一个带符号四位二进制数B4B3B2B1 的补 码发生器。其中,S表示符号位, “0”表示正数的 符号,“1”表示负数的符号。 6、在只有原变量输入条件下,用或非门实现函数。 A、求函数最简或与式。 B、求F对偶式。 C、求有用生成项。 (无用) (有用) (有用) D、化简。 E、求F*对偶式。 F、两次取反,得或非-或非表达式。 G、 画出逻辑电路。(略) B、求函数最简异或式。 C、利用 消除反变量。 D、利用A⊕A=0 消除偶次项。 E、 画出逻辑电路。 四、数据分配器 数据分配器又称多路分配器(DEMUX),其功能是将一路输入数据按n位地址分送到2n个数据输出端上。 常用的DEMUX有1—4DEMUX,1—8DEMUX, 1—16DEMUX等。 1、1—4数据分配器(DEMUX): A、逻辑符号: D为数据输入、A1、A0为地址输入 Y0~Y3为数据输出、 E为使能端。 B、功能表: 2、用译码器实现DEMUX: 将2-4译码器的使能端E用作数据输入端D,则2—4 译码器的输出可写成 : 随着译码器输入地址的改变,可使某个最小项mi为1。则译码器
文档评论(0)