理解组合逻辑电路的竞争.PPT

理解组合逻辑电路的竞争

例2 设计一个编码器,将Y0~Y7的8个信号编成二进制代码。 (1)数据选择器的定义与功能 串行进位加法器结构简单,但运算速度慢。应用在对运算速度要求不高的场合。 D0 D1 D2 D3 A0 A1 Y B A Y “1” C 利用8选1数据选择器组成函数产生器的一般步骤 a、将函数变换成最小项表达式 b、将使器件处于使能状态 c、地址信号S2、 S1 、 S0 作为函数的输入变量 d、处理数据输入D0~D7信号电平。逻辑表达式中有mi ,则相应Di =1,其他的数据输入端均为0。 总结: 用两片74151组成二位八选一的数据选择器 ② 数据选择器的扩展 位的扩展 字的扩展 将两片74LS151连接成一个16选1的数据选择器, ③ 实现并行数据到串行数据的转换 1. 1位数值比较器(设计) 数值比较器:对两个1位数字进行比较(A、B),以判断其大小的逻辑电路。 输入:两个一位二进制数 A、B。 输出: F B A =1,表示A大于B F B A =1,表示A小于B F B A = =1,表示A等于B 四. 数值比较器 F B A =1,表示A大于B F B A =1,表示A大于B 1位数值比较器 B A = F B A B A = F B A AB B A + = F B A = 一位数值比较

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档