DP与DVI接口在4K显示器上叠加显示电路设计.docVIP

DP与DVI接口在4K显示器上叠加显示电路设计.doc

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DP与DVI接口在4K显示器上叠加显示电路设计

DP与DVI接口在4K显示器上叠加显示电路设计   摘 要:本文描述了DP和DVI接口在4K显示器上叠加显示的电路设计原理,提供了基于STDP9320电路芯片为核心的电路实现,同时对与电路相关的驱动软件进行了规划。本电路不但功能和性能稳定,同时电路设计和实现方便,具有一定的使用价值。   关键词:DP;DVI;叠加显示   DOI:10.16640/j.cnki.37-1222/t.2016.14.131   0 引言   2014年以来,显示器领域发展的最大亮点:4k(分辨率3840*2160)显示器量产化和商业化。随着4K显示器的普及,显示器接口也同步发展中。DP(Display Port)视频接口升级到1.2版本后,从数据吞吐率等方面较好地适配了4K显示器显示器,成为4K显示器标配视频接口。   4K分辨率显示器的商业化应用,结合DP1.2视频接口标准确定,大大地推动了医疗高清显示、视频会议高清显示等高端应用。考虑到在上述显示领域DVI接口的大量使用,因此本文提出了DP与DVI视频接口在4K显示器上叠加显示的电路设计和实现,既可以充分利用已有的电子资源,同时可快速进行电子设备升级换代。   DP与DVI视频接口叠加电路主要以STDP9320视频处理芯片为主,通过两片STDP9320视频处理芯片级联,配合视频处理芯片内部控制程序驱动4K显示器视频显示,控制输入DVI视频信号的叠加显示,此叠加显示电路采用专用4k视频处理芯片完成视频叠加显示,电路功能和性能稳定可靠。在实际使用过程中,上述叠加电路用一定的实用价值和应用价值。   1 电路原理设计   本视频电路重点在4K显示器上完成视频叠加显示,因此电路核心为4K显示器视频显示。通过对商业化4K显示器驱动电路解剖和分析,确定目前市场上4K显示器视频驱动芯片主要采用:1,商业化专用视频处理芯片,如ST公司、MStar公司、Realtek公司等提供成熟技术的视频芯片;2非商业化视频处理公司采用FPGA以及专业视频内核,编程实现4K显示器视频显示。后期经过技术研讨和难度评判,结合上述两种技术路线的功能和性能对比,本视频电路采用ST公司新一代视频处理芯片STDP9320完成4K显示器视频显示。   STDP9320视频处理器是ST公司新的视频处理芯片,此芯片具有以下功能:   支持显示最大分辨率为2560x1600/60Hz   外部支持两路DP1.2(DisplayPort)视频输入   外部支持两路DVI视频输入,最大视频工作输率165MHz   外部支持24位TTL视频信号输入   输出视频信号最多4路LVDS   目前4K显示器分辩率一般为3840×2160,如图1所示本项目选用的4K显示器显示像素排列图。   4K显示器分辨率一般为3840×2160像素,显示器设计和生产厂家为了降低显示器工作视频时钟、功耗,以及显示器芯片设计难度,对4K显示器驱动采用如图1所示视频4路并行驱动方式,将显示器分为4个相同视频区间并行显示,每个显示区间为960×2160像素,通过上述并行视频处理方式,降低了4K显示器对视频驱动芯片的要求,符合目前视频芯片处理和发展水平。   根据STDP视频芯片功能和4K显示器显示像素排列图,如图2所示为DP与DVI接口在4K显示器上叠加显示的电路功能图。   设计中考虑到,单片STDP9320最大驱动显示屏分辩率为2560×1600,显示屏的分辩率为3840×2160,因此需要两块视频处理芯片STDP9320才可驱动4K显示屏。项目设计要求输入DVI视频信号最小分辩率1024×768,DVI信号需在显示屏上、下、左、右四个角部叠加显示,结合4K显示屏4个分区像素划分,DVI信号单一叠加显示区间将会跨越显示屏的两个区域,设计中将4K显示器分成左右两个相同显示部分,每个显示部分为1920×2160像素,每个视频处理芯片驱动一个显示部分(分辩率1920×2160),如图2中所示的电路功能图所示,输入DVI视频信通过DVI均衡器电路后,分别进入两个视频处理芯片STDP9320后叠加显示,如此设计可支持最大1080P的DVI视频信号叠加显示。采用此视频分区驱动方法,可以简化软件设计,同时减少对视频芯片、高速电路设计的硬件要求。DVI均衡器电路能够支持DVI长线传输,存储器电路提供视频芯片数据暂存,完成视频信号处理。   2 关键硬件电路设计   2.1 DVI均衡器电路设计   DVI视频信号输入到电路中叠加显示,如果视频电路对输入视频信号的适应性不好,显示器就会出现DVI视频画面不稳定、画面有杂点和水波纹等问题,严重的出现画面无显示,影响正常使用。因此视频电路对DVI视频信号的适应性设计尤为重要。   就数字信号DVI

文档评论(0)

bokegood + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档