- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于SOPC高速数据采集系统设计
基于SOPC高速数据采集系统设计
摘要:设计了一种以FPGA为载体的SOPC的存储式低成本数据采集系统,在分析MAX1308模数转换器特性及转换时序的基础上,完成了ADC的连接及其外围电路设计。通过编程FPGA内部软核处理器microblaze和自定义数据采集IP核控制整个系统的时序状态,实现处理器和硬件控制器为核心的数据采集系统。实验结果表明,该设计能够实现低成本高速采集,多路同时采集速度达到16Mb/s,并使用闪速存储器FLASH实现高速存储。
关键词:数据采集FPGA闪速存储器SOPC
中图分类号:TP273 文献标识码:A 文章编号:1007-9416(2011)06-0071-02
High-speed Data Acquisition System based on SOPC
Li Wenchao、Pu Nanjiang、Liu Yang、Li Xiaohu、Li XiaoLei
(Key Laboratory of Instrumentation Science Dynamic Measurement (North University of China), Ministry of Education, Taiyuan 030051, China)
Abstract:Design the storage-type low-cost data acquisition system based on SOPC which is with the FPGA as the carrier. According to analyze the characteristics and conversion timing of MAX1308 ADC, the ADC circuit and its peripheral circuits was designed. By way of programming Microblaze soft core processor within the FPGA and customizing IP core ,it controls the entire system timing state. As the core of Processor and hardware controllers can realize its data acquisition system .The experimental results show that the designed system can achieve low-cost high-speed acquisition. Multiple simultaneous acquisition speed is greater than 16MB / s, and using Flash ROM can achieve High-speed storage.
Key words: DataAcquisitionFPGAFlashROMSOPC
输入系统的信息大多数是模拟量,为使计算机能够对这些模拟量进行处理,经由数据采集系统将模拟量转化为数字量[1]。对于一个成型的探测系统而言,都是有采集储存部分的,无论是电信号、光信号等在被探测器接收到后大部分都需要转化为数字信号传给处理器才能完成分析、判断的过程。对于需要高速采集并存储的系统,在基于FPGA等控制高速ADC、储存等技术的基础上,本文设计了高速采集存储的硬件系统[2]。
1、系统总体设计方案
系统利用microblaze处理器作为主控制器,硬件逻辑控制器用于产生控制时序,二者相结合协调进行数据的采集与传输控制。在FPGA的控制下,将采集到的模拟信号经过A/D器件转换后,转换结果先缓存到FIFO,再转存到非易失性FLASH阵列中,解决A/D转换之后数据位数跟FLASH存储器的数据线位数不匹配的矛盾。
2、模块设计与实现
本系统应用的A/D芯片[3]是MAX1308,该芯片具有8通道可编程配置,接受数字输入分别激活每一路通道。根据控制存储的要求,先要设计控制A/D转换的状态机,用来确定A/D转换的状态,据MAX1308工作时序特点而设计的控制A/D转换的状态机转换图。将程序下载至FPGA中运行调试,控制8通道A/D同时转换的状态机产生的示波器时序波形,根据采集的脉冲宽度分析可知能满足采集速度为16Mb/s的设计要求。要提高系统的整体存储速度,须采用4个Flash模块组流水线操作。Flash存储器的写操作以流水线方式进行,如图1所示。
下面以4 X 1阵列的K9F8G08U0A型F
文档评论(0)