- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于DVI接口LED视频控制系统研究
基于DVI接口LED视频控制系统研究
摘要:本文从分析DVI接口的工作原理人手,探讨了基于DVI接口的LED视频控制系统。该系统取代了传统的VGA接入方式,不需要进行A/D转换和处理,减少了信号损失,有利于提高整个显示系统的性能。
关键词:DVI接口;T.M.D.S.链路;LED显示屏;FPGA
引言
目前,大多数LED视频系统都是通过VGA接口从计算机获取数据源。但在LED显示系统中,信号经过多次转换,难免会造成一些图像细节的损失。
DVI(数字视接口)的工作原理就是将显卡产生的数字信号原封不动地传输给数字显示器。在信号传输过程中没有任何信号损失,并且能有效防止外界杂散信号的干扰。因此,研究设计基于DVI接口的LED视频控制系统有较强的实用价值。
DVI概述及工作原理
DVI是由DDWG(数字显示工作组)组织制定的高速数字信号传输接口技术,有DVI-D和DVI-I两种不同的接口形式。目前应用主要以DVI-D为主。
DVI采用T.M.D.S.(转换最小差分信号)技术来传输数字信号。T.M.D.S.是一种微分信号机制,可以将像素数据编码,并通过串行连接传递。DVI接口协议支持单链路T.M.D.S.和双链路T.M.D.S.两种方式。单链路的传输速率可达4.9Gbps,具有3个数据通道及1个频率信号对。单T.M.D.S.链路只提供24位色深,当用户要求的色深超过24位时,并且系统已经确认显卡和显示器都支持双链路T.M.D.S.时,系统会启动双T.M.D.S.链路。本系统仅用到单链路。
控制系统设计
本系统由视频源、解码、数据处理与显示控制三部分组成。
解码模块
DVI接口支持即插即用功能,要求接收设备符合VESA的DDC2B或更高版本的通讯协议,DDC2B构建在I2C总线上,通过DDC(显示数据通道)通道来传递显示设备的EDID(扩展显示标识数据),从而实现PC机对显示设备的识别和正确配置。EDID内部包含了显示设备的EDID版本信息、色度系数,以及可支持的分辨率、场频、行频等参数。
EDID数据存放在DVI解码电路的AM24LC02芯片中,该芯片为2Kb(256×8),I2C总线、CMOS工艺的串行EEPROM存储器。电源VCC的范围为2.7V-5.5V,可以通过把WP引脚接电源来对整个存储器写保护,此时,存储器的内容不可更改。将DVI接口插座的第16脚(热插拔检测端)通过1KΩ上拉电阻和第14脚(+5V电源端)相连,构成显示设备的HPD(热插拔检测)信号。AM24LC02芯片的时钟线(SCL)、数据线(SDA)和DVI接口插座的第6、7脚相接,当系统上电时,AM24LC02在时钟SCL的同步控制下通过DDC通道向PC机传送EDID数据。只有当PC机识别和正确配置后,TDMS链路才会被激活。
TFP101A是一种T.M.D.s.信号接收芯片,通过检测DE信号的状态转变来确定链路的激活状态。如果106个像素时钟过后,DE状态未发生变化,则认为链路未激活,输出SCDT(同步检测指示信号)=0,在SCDT=0的情况下,如果发现在1024个像素时钟内DE信号有两次转变,则认为链路已激活,输出SCDT=1。RX2-和RX2+表示红色数据的差分信号,RX1-和RX1+表示绿色数据的差分信号,RX0-和RX0+表示蓝色数据的差分信号,分别与DVI接口的单链路通道相接(1、2、9、10、17、18脚);RXC-和RXC+是表示时钟的差分信号,与链路时钟相接(23、24脚)。TFP101A内部锁相环回路从时钟通道获得同步时钟,为后继的T.M.D.S.码元数据恢复、像素时钟同步以及T.M.D.S.信号解码提供参考时钟,同时也作为前端锁存器对输入信号进行4倍过采样的参考时钟,T.M.D.S.解码器将10位的串行T.M.D.S.编码解码成8位并行像素数据以及相应控制信号,并从输出接口电路将像素数据、控制信号、场同步信号和行同步信号并行输出。
数据处理与显示控制模块
数据处理与显示控制模块主要负责对显示数据作进一步地转换、处理,产生符合LED显示屏灰度级显示的数据,并将其送入驱动电路。数据处理与显示控制模块,主要由数据缓冲处理(双口RAM)、读/写控制、灰度扫描控制、驱动4部分组成,SRAM1、SRAM2作为帧数据存储器。
FPGA控制器主要完成的功能有四个。
一是数据重构。由于本设计采用占空比的方法来实现LED显示屏的灰度,每个像素由红色(R)、绿色(G)、蓝色(B)各8位的二进制数组成,所以计算机一帧的视频数据信息,在LED屏上就需要分8次来显示,依次为bit0、bit1、bit2
文档评论(0)