- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
由于输出极和输入极都是晶体三极管,所以称晶体管—晶
介绍: TTL集成逻辑门电路主要由双极型三极管组成。由于输出极和输入极都是晶体三极管,所以称:晶体管—晶体管逻辑门电路。(Transistor-Transistor Logic ) TTL集成电路特点: 稳定可靠、开关速度高、参数稳定、 电路生产工艺成熟。 一、TTL 与非门的基本组成与外特性 为了使TTL门能够线与,把输出级改为集电极开路的结构,简称———门。 * * 3.3 TTL 集成逻门 主要要求: 了解 TTL 与非门的组成和工作原理。 了解 TTL 集成逻辑门的主要参数和使用常识。 了解集电极开路门和三态门的逻辑功能和应用。 掌握 TTL 基本门的逻辑功能和主要外特性。 A B C V1 V2 V3 V4 V5 V6 VD1 VD2 VD3 R1 R2 R4 R5 RB RC B1 C1 C2 E2 Y VCC +5V 输入级 中间倒相级 输出级 STTL系列与非门电路 逻辑符号 8.2 k? 900 ? 50 ? 3.5 k? 500 ? 250 ? V1 V2 V3 V5 V6 (一)典型 TTL 与非门电路 除V4外,采用了抗饱和三极管,用以提高门电路工作速度。V4不会工作于饱和状态,因此用普通三极管。 输入级主要由多发射极管 V1 和基极电阻 R1 组成,用以实现输入变量 A、B、C 的与运算。 VD1 ~ VD3 为输入钳位二极管,用以抑制输入端出现的负极性干扰。正常信号输入时,VD1 ~ VD3不工作,当输入的负极性干扰电压大于二极管导通电压时,二极管导通,输入端负电压被钳在 -0.7 V上,这不但抑制了输入端的负极性干扰,对 V1 还有保护作用。 中间级起倒相放大作用,V2 集电极 C2 和发射极 E2 同时输出两个逻辑电平相反的信号,分别驱动 V3和 V5。 RB、RC 和 V6 构成有源泄放电路,用以减小 V5管开关时间,从而提高门电路工作速度。 输出级由 V3、V4、 R4、R5和V5组成。其中 V3 和 V4 构成复合管,与 V5 构成推拉式输出结构,提高了负载能力。 VD1 ~ VD3 在正常信号输 入时不工作,因此下面的分 析中不予考虑。RB、RC 和 V6 所构成的有源泄放电路的 作用是提高开关速度,它们 不影响与非门的逻辑功能, 因此下面的工作原理分析中 也不予考虑。 因为抗饱和三极管 V1的集电结导通电压为 0.4 V,而 V2、V5 发射结导通电压为 0.7 V,因此要使 V1 集电结和 V2、V5 发射结导通,必须 uB1 ≥ 1.8 V。 0.3 V 3.6 V 3.6 V 输入端有一个或数个为 低电平时,输出高电平。 输入低电平端对应的发射结导通,uB1= 0.7 V + 0.3 V = 1 V V1管其他发射结因反偏而截止。 1 V 这时 V2、V5 截止。 V2 截止使 V1 集电极等效电阻很大,使 IB1 IB1(sat) ,V1 深度饱和。 V2 截止使 uC2 ? VCC = 5 V, 5 V 因此,输入有低电平时,输出为高电平。 截止 截止 深度饱和 V3 微饱和,V4 放大工作。 uY = 5V - 0.7 V - 0.7 V = 3.6 V 电路输出为高电平。 微饱和 放大 (二)TTL 与非门的工作原理 综上所述,该电路实现了与非逻辑功能,即 3.6 V 3.6 V 3.6 V 因此,V1 发射结反偏而集电极正偏,称处于倒置放大状态。 1.8 V 这时 V2、V5 饱和。 uC2 = UCE2(sat) + uBE5 = 0.3 V + 0.7 V = 1 V 使 V3 导通,而 V4 截止。 1 V uY = UCE5(sat) ? 0.3 V 输出为低电平 因此,输入均为高电平时,输出为低电平。 0.3 V V4 截止使 V5 的等效集电极电阻很大,使 IB5 IB5(sat) ,因此 V5 深度饱和。 倒置放大 饱 和 饱和 截止 导通 TTL 电路输入端悬空时相当于输入高电平。 输入均为高电平时,输出低电平 VCC 经 R1 使 V1 集电结和 V2、V5 发射结导通,使uB1 = 1.8 V。 深 注意 2. TTL与非门的工作原理 电压传输特性测试电路 0 uO/V uI/V 0.3 1.0 2.0 3.0 3.6 1.0 2.0 A C D B UOH
原创力文档


文档评论(0)