- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章Altea可编程逻辑器件开发软件
第3章 Altera可编程逻辑器件开发软件 3.1 概述 3.2 MAX+PLUSⅡ开发软件 3.3 QuartusⅡ开发软件 3.1 概 述 Altera公司在推出开发工具软件 : 早期的A+PLUS、 MAX+PLUS 目前的MAX+PLUSⅡ、 Quartus、 QuartusⅡ。 MAX+PLUSⅡ和QuartusⅡ具有完全集成化易学易用的可视化设计环境, 还具有工业标准EDA工具接口, 并可运行在多种操作平台上。 MAX+PLUSⅡ和QuartusⅡ提供了一种与结构无关的设计环境, 设计人员无须精通器件的内部结构, 只需运用自己熟悉的输入工具(如原理图输入或高级行为描述语言)进行设计, 就可通过MAX+PLUSⅡ和QuartusⅡ把这些设计转换为最终结构所需要的格式。 有关结构的详细知识已装入开发工具软件, 设计人员无须手工优化自己的设计, 因此设计速度非常快。 3.1.1 设计软件流程图 使用MAX+PLUSⅡ和QuartusⅡ软件开发可编程逻辑器件, 包括设计输入、 项目编译、 设计校验及器件编程等过程。 如图3.1所示。 MAX+PLUSⅡ和QuartusⅡ提供了全面的逻辑设计能力, 设计人员可将文本、 图形和波形等设计方法自由组合, 建立起层次化的单器件或多器件设计。 编译过程完成最小化逻辑综合、 适配设计项目于单个器件或多个器件以及形成编程和配置数据等工作。 设计校验包括功能仿真、 时序仿真、 影响速度的关键路径的延时预测以及多种系列器件混合使用的多器件仿真。 3.1.2 MAX+PLUSⅡ开发软件简介 1. 特点 · MAX+PLUSⅡ是Multiple Array Matrix and Programmable Logic User System的缩写, 它提供了与结构无关的设计环境, 支持FLEX、 MAX及Classic系列器件, 目前已升级至10.1版本。 · MAX+PLUSⅡ具有开放的界面, 可与其它工业标准的EDA设计输入、 综合及校验工具相连接。提供与结构无关的设计环境, 支持多平台工作, 既可以在Windows下运行, 也可在SunSPAC Stations、 HP9000 Series 700/800和IBM RISC System/6000工作站上运行。 · MAX+PLUSⅡ提供丰富的逻辑功能库供设计人员调用, 其中包括74系列全部器件的等效宏功能库和多种特殊的宏功能(Macro Function)模块以及参数化的宏功能(Magefunction)模块。 · MAX+PLUSⅡ还具有开放核的特点, 允许设计人员添加自己的宏功能模块。 充分利用这些逻辑功能模块, 可以大大减轻设计的工作量, 成倍缩短开发周期。 · MAX+PLUSⅡ软件支持各种HDL语言设计输入, 包括VHDL、 Verilog HDL和Altera自己的硬件描述语言AHDL。 2. 设计流程 使用MAX+PLUSⅡ的设计过程包括以下几步。 如图3.2所示: 1) 输入设计项目 逻辑设计的输入方法: 原理图形输入(.gdf)、 文本输入(.vhd)、 波形输入(.wdf)及 第三方EDA工具生成的设计网表文件输入(.sch、 .edf、 .xnf)等。 2) 编译设计项目 首先, 根据设计项目要求设定编译参数和编译策略, 如选定器件、 锁定引脚、 设置逻辑综合方式等。 然后,对设计项目进行网表提取、 逻辑综合、 器件适配, 并产生报告文件(.rpt), 延时信息文件(.snf)和器件编程文件(.pof , .sof , .jed), 供分析、 仿真和编程使用。 3) 校验设计项目 设计项目校验方法包括功能仿真、 模拟仿真和定时分析。 · 功能仿真是在不考虑器件延时的理想情况下仿真设计项目的一种项目验证方法, 称为前仿真。 通过功能仿真可以验证一个项目的逻辑功能是否正确。 · 模拟仿真(时序仿真)是在考虑设计项目具体适配器件的各种延时的情况下仿真设计项目的一种项目验证方法, 称为后仿真。 不仅测试逻辑功能, 还测试目标器件最差情况下的时间关系。 通过时序仿真, 在设计项
您可能关注的文档
最近下载
- 慢性阻塞性肺病管理.pptx VIP
- 医疗器械经营企业质量管理体系文件(2026版).doc VIP
- 江西省建筑工人实名制管理服务信息平台操作手册(项目端).docx
- 贵阳市2026届高三年级摸底考试数学试卷(含答案).pdf
- 《数字电路与逻辑设计》课程教学大纲.docx VIP
- DaVinci-Resolve-Speed-Editor-达芬奇快编键盘操作说明.docx VIP
- 小学劳动教学课例《学做水果茶》教学设计.pdf VIP
- 科学计算语言Julia及MWORKS实践单元练习题及答案.docx VIP
- 检验科临床检验基础试题及答案2025版.docx VIP
- DB15T 4010-2025 温室气体 产品碳足迹量化方法与要求 铁合金.pdf VIP
文档评论(0)