- 1、本文档共62页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
传统设计方法 固定功能元件 电路板设计 完整系统构成 系统测试与性能分析 自下而上(Bottom - up) 4.VHDL语言的基本知识——自顶向下的设计方法 ASIC:Application Specific Integrated Circuits, PLD:Programmable Logic Devices 系统规格设计 功能级描述、仿真 逻辑综合、优化、布局布线 时序仿真、检查 输出门级网表 ASIC芯片投片、PLD器件编程、测试 自上而下Top-down EDA设计方法: 传统方法 自下至上(Bottom -Up) 通用的逻辑元、器件 系统硬件设计的后期进行仿真和调试 主要设计文件是电路原理图 手工实现 EDA方法 自上至下(Top Down) PLD(可编程逻辑器件) 系统设计的早期进行仿 真和修改 多种设计文件,发展趋 势以 HDL描述文件为主 5. 自动实现 EDA技术极大地降低硬件电路设计难度,提高设计效率,是电子系统设计方法的质的飞跃。 传统方法与EDA方法比较: 4.VHDL语言的基本知识——给初学者的建议 注意VHDL编程与高级编程语言的区别 注意VHDL语句的可综合性和可仿真性 注意基本模块的VHDL设计方法 语法学习“贵精不贵多,靠练不靠背” 4.VHDL语言的基本知识——课堂练习 请思考并回答下面问题: (1)、什么是硬件描述语言?它的主要作用是什么? (2)、目前符合IEEE标准的硬件语言有________和____ ________两种?他们各有什么特点? (3)、简述一下利用EDA工具并采用HDL语言的设计流程? (4)、简述Top-Down设计方法? 5. MAXPLUS II 简介 软件的安装; 软件的界面; 软件的功能; 软件的使用; 第一章 绪论总结 思考题: 什么叫电子设计自动化?有什么特点? EDA技术经历了哪几个发展阶段? EDA技术与ASIC设计和FPGA开发有什么关系? 在EDA技术中,自顶向下设计方法的重要意义是什么? 简述基于EDA技术的FPGA设计流程? * 以前硬件工程师需要非常熟悉各种电路的特性,比如74系列电路的名称和电气特性。有了FPGA,主要会数字电路,以及编程就可以设计数字系统。效率也提高了。 * * The development strategy is split into 2 parts: Focus in house development on: High speed technologies of PCIe, SRIO, Ethernet, SLII and Memory Controllers DSP Applications – specifically Video and Image Processing Wireless Embedded Market The second part of the development strategy is to leverage 3rd party partners for additional/complementary products and expertise The go-to market strategy is to bring complete productized solutions to the market. The constituents of a solution include: High Quality IP core Hardware Validation using Dev Kits Reference designs to kick start system designs Another area where we concentrate and invest in is Interoperability, specially for the key IO protocols. * * 28nm的ASIC制作费用大概需要5000千万美元。 1个逻辑单元约等于ASIC的12个门。 一个音频解码芯片的ASIC大概10万门。 采用的2.5D方式,多颗主动IC并排放到被动的介质上。因为硅中介层是被动硅片,中间没有晶体管,不存在TSV应力以及散热问题。通过多片FPGA的集成,容量可以做到很大,避开新工艺大容量芯片的良率爬坡期,并因为避免了多片FPGA的I/O互连而大幅降低功耗,比如此次我们推出的集成四片FPGA的Virtex-7 2000T功耗小于20W,容量相当于ASIC的2000万门。如果是4个
文档评论(0)