项目四 数字电子钟的制作-单元4 数字电子钟的制作.pptVIP

项目四 数字电子钟的制作-单元4 数字电子钟的制作.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
项目四 数字电子钟的制作-单元4 数字电子钟的制作

知识链接四 数字电子钟 的电路组成与工作原理 数字电子钟是采用数字电路对“时”、“分”、“秒”数字显示的计时装置。与传统的机械钟相比,它具有走时准确、显示直观、无机械传动等优点,广泛应用于电子手表和车站、码头、机场等公共场所的大型电子钟等。 一、电路组成 如下图所示是数字钟的组成框图。由图可见,该数字钟由秒脉冲发生器,六十进制“秒”、“分”计时计数器和二十四进制“时”计时计数器,时、分、秒译码显示电路,校时电路和报时电路等5部分电路组成。 * 二、电路工作原理 1.秒信号发生电路 秒信号发生电路产生频率为1Hz的时间基准信号。数字钟大多采用32768(215)Hz石英晶体振荡器,经过15级二分频,获得1Hz的秒脉冲,秒信号发生电路。该电路主要应用CD4060。CD4060是14级二进制计数器/分频器/振荡器。它与外接电阻、电容、石英晶体共同组成215=32768Hz振荡器,并进行14级二分频,再外加一级D触发器(74LS74)二分频,输出1Hz的时基秒信号。 R4是反馈电阻,可使CD4060内非门电路工作在电压传输特性的过渡区,即线性放大区。R4的阻值可在几兆欧姆到十几兆欧姆之间选择,一般取22M?。C2是微调电容,可将振荡频率调整到精确值。 * 读一读:   用集成十进制计数器构成任意进制计数器的方法有两种:一是用触发器和门电路构成;二是用集成计数器构成。 CC4518为集成十进制(BCD码)计数器,内部含有两个独立的十进制计数器,两个计数器可单独使用,也可级联起来扩大其计数范围。下图为CC4518集成十进制计数器的外引线排列,逻辑功能表及CC4518十进制计数器的状态转换图。 CC4518外引线排列图 * 引脚说明: 1.VDD——电源端(+5V),VSS——接地端。 2.1CP、2CP——两计数器的计数脉冲输入端。 3.1CR、2CR——两计数器的复位信号输入端(高电平有效)。 4.1EN、2EN——两计数器的控制信号输入端(高电平有效)。 5.1QA~1QD,2QA~2QD——两计数器的状态输出端。 功能说明: 1.CR=1时,无论CP、EN情况如何,计数器都将复位清零。 2.CR=0,EN=1时,CP上升沿计数,CR=0,CP=0 时,EN下降沿计 数。 CC4518的逻辑功能表 * CC4518的状态转换图 想一想: 1.从CC4518的逻辑功能表可以看出CC4518的清零信号是什么? 2.从CC4518的逻辑功能表可以看出要使计数器处于计数状态,必须满足什么条件? 3.用CC4518可以构成几种进制的计数器? * 读一读:   CC4518内部含有两个独立十进制(BCD码)计数器,要实现二十四进制计数,可以将两片独立的十进制计数器分别构成二进制计数器和四进制计数器,分别称为十位片和个位片。状态转换分别如下图所示。 十位片二进制计数器状态转换图 个位片四进制计数器状态转换图 * 例 试用一片双BCD同步十进制加法计数器CD4518构成二十四进制计数器。 解:CD4518内含两个功能完全相同的十进制计数器。每当个位计数器计数到9(1001)时,下个CP信号到达即个位计数器计数到0(0000)时,十位计数器的2EN端获得一个脉冲下降沿使十位计数器处于计数工作状态,计入1。当十位计数器计数到2(0010),个位计数器计数到4(0100)时,通过与门控制使十位计数器和个位计数器同时清零,从而实现二十四进制计数,如图所示。 * 例 试用一片双BCD同步十进制加法计数器CD4518构成六十进制计数器,如图所示。 解:CD4518内含两个功能完全相同的十进制计数器。每当个位计数器计数到9(1001)时,下个CP信号到达即个位计数器计数到0(0000)时,十位计数器的2EN端获得一个脉冲下降沿使十位计数器处于计数工作状态,计入1。当十位计数器计数到6(0110)时,通过与门控制使十位计数器清零,从而实现六十进制计数。 * 想一想: 在下图中,各信号的流向为:个位片的计数脉冲从 (CC4518/CC4011)的第 脚输入,十位片的计数脉冲来自(CC4518/CC4011)的第 脚,个位片和十位片的复位信号来自(CC4518/CC4011)的第 脚,1Q2、2Q1的信号分别送到CC4011的8、9两脚的作用是

文档评论(0)

ranfand + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档