微波炉定时控制器设计--毕业论文设计.docVIP

微波炉定时控制器设计--毕业论文设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE 8 精品 微波炉定时控制器 摘要:本文针对日常生活用品微波炉进行设计,使用VHDL语言实现多种常用功能,然后进行组合拼装,形成一个具有一定功能的硬件。 关键词:EDA,VHDL硬件描述语言,微波炉定时控制器。 目录 一、设计题目和要求3 二、方案分析与方案比较4 三、单元模块设计6 3.1、FENPIN模块设计6 3.2、FIRST模块设计7 3.3、JIANJISHU模块设计8 3.4、CHOICE和VIEW模块设计10 四、硬件实验12 五、收获与体会14 附页:程序代码 15 参考文献23 一、设计题目和要求 设计题目为:微波炉定时控制器 设计要求: 1、复位开关: 2、启动开关: 3、烹调时间设置: 4、烹调时间显示: 5、七段码测试: 6、启动输出: 7、按TEST键可以测试七段码管,显示为“8888”; 8、设定时间后,按启动键开始烹调,同时七段码显示剩余时间,时间为0时,显示烹调完成信息“CDEF” 二、方案分析与方案比较 方案一:刚开始准备用状态机做,鉴于题目的要求应该有五个状态,状态图为 此方案的缺点是:在设定时间时需要四个按钮分别控制秒,十秒,分,十分4个数值的初始化加,另外有些状态转换不是很稳定,效果很难在实验板看出来,刚开始试了一下,没有成功; 方案二:用一般的VHDL语言写,没有牵涉到状态,反而比较简单,而且设定时间可以采用两个按钮分别提供一个移位信号和一个加信号(这与实际比较相符),管脚绑定简单(特别是数码管),这里采用的是动态扫描位选输出数据,不需对四个数码管都进行绑定; 综合比较发现还是方案二好,不仅程序简单,而且符合实际。 A.先有一个大概的模块化设计,就如下图: 预设初值 倒计时减计数 输出数据 B:再在上面大模块的基础上进行改进 增加复位端和测试端 复位 输出数据 预设 倒计时 实现闪烁 初值 减计数 测试 C:具体的设计过程: 1、刚开始设计是先完成了FENPIN模块的设计,因为这个模块比较简单。 2、然后是对设初值大模块的设计,在这一部分的设计遇到两方案: (1)设计四个按钮的初始话模块,四个按钮分别控制秒,十秒,分,十分4个数值的初始化加; (2)设计两个按钮的初始化模块,两个按钮分别提供一个移位信号和一个加信号; 两个方案都用了一下,发现还好是2号方案比较好,不仅程序上比较简单而且省了很多按钮的使用,比较符合实际应用的要求; 3、在完成了初始化模块的设计之后,接下来就是减计数模块的设计,只要把由初始化模块所提供的数据进行减计数即可; 4、在完成以上三个模块时,程序的已经初见雏形了,然后把这三个模块连接起来,添加上复位和测试按钮就可以了; 5、用动态扫描的方法队数据进行输出,其中在输入数据是使相应的数据进行闪烁。 三.单元模块设计 单元模块设计部分主要有4部分组成: (一)、FENPIN模块,用于给后面的JIANJISHU模块和VIEW模块提供合适的频率。 (二)、FIRST模块,用于设定微波炉的初试时间而用。 (三)、JIANJISHU模块,配合FENPIN模块提供的时钟频率实现每秒减一的计数。 (四)、CHOICE模块和VIEW模块,利用动态扫描的方法显出对应数字。 3.1 FENPIN模块的设计 FENPIN模块主要利用1Khz的时钟信号进行分频。得到1s的outclk时钟信号(用于后期JIANJISHU模块的使用)和0.5s的screen的时钟信号(用于VIEW的显示闪烁使用)。 为数码管的闪烁提供时钟信号输出1s的时钟信号 为数码管的闪烁提供时钟信号 输出1s的时钟信号 说明:试验箱上有1Khz,2Khz等多个时钟信号。而在这里采用1Khz的信号使用。1Khz/1000=1s,所以采用1Khz进行千分频得到1s的信号。 实验波形图: 每秒产生一个时钟脉冲 (程序代码见附录。) Move此时数码管有输出 Move选中时数码管无输出 3.2 FIRST模块设计 FIRST模块主要用于对时间设定初始值而用,其中设有ABLE和CLK两时钟信号,分别用于外接按钮信号而用,其中CLK用于进行加计数,ABLE用于移位而用。输出o1,o2,o3和o4分别是输出秒,十秒,分,十分。而输出o5是为

文档评论(0)

秦圈圈 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档