LUCT低不确定性时钟树设计方法、算法和工具.PDF

LUCT低不确定性时钟树设计方法、算法和工具.PDF

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
LUCT低不确定性时钟树设计方法、算法和工具.PDF

www.EET- LUCT :低不确定性时钟树设计方法、算法和工具 前言 –LUCT 是什么 第一层时钟树和第二层时钟树 时钟树设计及其设计方式是引起系统芯片性能差异的主要原因。 从历史角度看,ASIC 时钟树设计人员利用商用自动化工具设计时钟树,以确保执行时间等 性能取得预期结果,但是,这种方法的时钟偏差和插入延时等性能却不尽人意,另外,高复 杂性、频率和尺寸设计使得传统方法完全没有可行性。 低不确定性时钟树[LUCT]设计及算法与在系统芯片上实现的第一层时钟树的物理定义有 关,能够让设计人员克服传统设计方法的所有低效率问题。 从顶层的根时钟网络 (通常是PLL 输出)到中层时钟网络,LUCT 是一个高质量的负载均 衡的时钟树,其目标是将时钟信号从中央锁相环PLL 送到芯片的大部分区域,详情参见参 考文献[1]。该文献详细介绍了低不确定性时钟树[LUCT]方法和架构,概括了从规格定义到 单元布局和时钟合成的全部相关设计流程。 按照参考文献[2]的定义,这种时钟分配方法属于结构化时钟树。文献[2]还概括了现有的不 同的时钟设计方式。从时钟源到寄存器,整个时钟树由第一层时钟树和第二层(或本地)时 钟树组成。商用EDA 工具需要实现本地时钟树。 LuctGenKit 是意法半导体数字 ASIC 产品部的设计方法小组研发的时钟设计工具,可完成 LUCT 架构的物理实现过程。 www.EET www.EET- 图1:在ASIC 设计中优化时钟分配 LUCT 工具主要特性 LuCT 时钟合成工具提供LuCT 方法中的所有重要特性: o 均衡的时钟树 - 长度均等和主动负载匹配 - 障碍感知 - 使用低电阻的高层金属层传输信号 - 屏蔽和寄生匹配 o 增强型订制单元库,满足各种信号强度需求 o 支持多种制造工艺,例如,32/28bulk,28fdsoi 等 o 模块布局,障碍布局与避障 o 与布局布线环境完全集成 www.EET www.EET- LuCT 设计流程 图2 :LuCTgenKit 设计流程 LuCTgenKit 设计流程分为四个阶段,本文下面章节将给予详细讨论。该工具可简化复杂 ASIC 设计,在有多个工程师参与整个项目的物理实现的设计环境中效果特别明显。在一个 典型设计组织内,物理实现的初始阶段是数据库准备和规格定义,最后阶段的工作主要是由 专门的LuCT 工程师来完成。一旦数据库准备和规格定义都完成后,仅一名LuCT 设计工程 师在一个工作日内即可完成整个顶层时钟树(可能不只一个时钟树)的实现和定案工作。 LuCT tool 数据库准备 数据库准备包括必要的设计检查、布局规划合理性验证、读取电源网格形状属性和布局布线 工具。其中,布局布线工具用于连接特殊的增强型时钟库,并通过LuCT 创建算法确保时钟 库布局连贯。本阶段还是使结构化时钟树利用现有技术取得最高性能的关键步骤,特别是在 降低电压降和抗串扰方面。 LuCT tool LuCT 规格定义 每一个时钟合成,都需要在该工具内输入下面信息: o 技术节点 o 主要时钟树起点(PLL) - X 和Y 坐标 o 主要时钟树终点 - 每个叶子上的X 和Y 坐标 www.EET www.EET- o 频率范围 o 工艺-电压-温度角 o 时钟单元参数选择 设计人员可通过图形用户界面输入所需的全部数据和设计方式。 LuCT tool 执行: 创建LuCT 低不确定性时钟树合成自动化工具捆绑下列对象: - 设计规格 - 布局规划信息(包括布局障碍和布线障碍)

文档评论(0)

shiyouguizi + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档