云南师范大学通信原理实验-05(脉冲编码调制和调解PCM).doc

云南师范大学通信原理实验-05(脉冲编码调制和调解PCM).doc

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
word资料下载可编辑 PAGE 专业技术资料 本科学生实验报告 云南师范大学教务处编印 一、实验设计方案 实验序号 实验5 实验名称 脉冲编码调制与调解PCM 实验时间 2014-4-11 实验室 云南师范大学同析3栋通信原理实验室 实验目的 1.1掌握脉冲编码调制与解调的基本原理。 1.2 定量分析并掌握模拟信号按照13折线A律特性编成八位码的方法。 1.3 通过了解大规模集成电路TP3067的功能与使用方法,进一步掌握PCM通信系统的工作流程。 实验内容 2.1 观察脉冲编码调制与解调的整个变换过程,分析PCM调制信号与基带模拟信号之间的关系,掌握其基本原理。 2.2 定量分析不同幅度的基带模拟正弦信号按照13折线A律特性编成的八位码,并掌握该编码方法。 实验仪器及实物图 3.1 信号源模块(一块),如下图; 图一 信号源实物图 其中信号源中的主要器件有: CPLD:ALTER MAX EPM3256ATC144-10,该器件是Altera公司的MAX 3000系列CPID,其特点如下: 高性能,低功耗CMOS EEPOM技术 遵循IEEE STD.1149.1 JOINT TEST ACTION GROUP(JTAG)增强的ISP功能 高密度可编程逻辑器件,5000可用门 4.5-ns pin to pin 延时,最高频率227.3Mhz I/O接口支持5V、3.3V和2.5V等多种电平,实物图如下: 存储器:ATMEL AT28C64B ATMEL(爱特梅尔)AT28C64是一种采用NMOS、CMOS工艺制成的8K×8位28引脚的可用碘擦除可编程只读存储器。 其读写像SRAM操作一样,不需要外加任何元器件,读访问速度可为45ns-450ns,在写入之前自动擦除,有部分芯片具有两种写入方式,一种像28(C)17一样的字节写入方式,还有另一种页写入方式,AT28C64的也寄存器为64B。 ATMEL并行节后EEPROM程序储存器芯片AT28C64采用单一电源+5V±0,1V,低功耗工作电流30mA,备用状态时只有100pA出,与TTL电平兼容。 一般商业品工作温度范围为0-70℃,工业品为-40-+85℃。 实物图如下: MCU:ATMEL AT89S51 AT89S51-24PC单片机,最高工作频率24M,供电电压范围4.0-5.5V,40脚DIP封装,片内4K字节的FLASH程序存储器,128字节的片内ram,2个定时器、计数器,6个中断源等。 实物图如上: 3.2 20M双综示波器(一台),如下图: 3.3 连接线(若干),如下图: 3.4模拟信号数字化模块,如下图: 模拟信号数字化模块: PCM编解码器:TP3067数字信号处理芯片 TP3067芯片作为PCM编解码器,它把编解码器(Codec)和滤波器(Filter)集成在一个芯片上,其功能和原理说明如下。 (B) TP3067芯片管脚功能介绍 (1)VPO+;接收功率放大器的非倒相输出端。 (2) GNDA,模拟地端,所有信号均以该引脚为参考点。 (3) WO-;接收功率放大器的倒相输出端。 (4) VPI:接收功率放大器的倒相输入端。 (5) VFRO;接收滤波器的模拟输出端。 (6) Vcc:正电源引脚,Vcc=+5V±5%。 (7) FSR:接收帧同步脉冲,它启动BCLKR,于是PCM数据移入DR,FSR为8KHz脉冲序列。 (8)DR:接收数据帧输入。PCM数据随着FSR前沿移入DR。 (9)BCLKR/CLKSEL:在FSR的前沿把输入移入DR时位时钟,其频率可以从64KHz至2.048MHz。另一方而它也可能是一个逻辑输入,以此为在同步模式 中的主时钟选择频率1.536MHz、1.544Mhz或2.048Zhz,BCLKR用在发送和接收两个方向。 (10) MCLKR/PDN:接收主时钟,其频率可以为1.536MHz、1.544MHz或2.048MHz。他允许与MCLKx异步,但为了取得最佳性能应当与MCLKx同步,当MCLKR连续连在低电位时,MCLKx被选用为所有内部定时,当MCLKR连续工作在高电位时,器件就处于掉电模式。 ( 11) MCLKx:发送主时钟,其频率可以是1.536MHz、1.544MHz或2.048MHz,允许与MCLKR异步,同步工作能实现最佳性能。 ( 12) BCLKx:把PCn数据从Dx上移出的位时钟,其频率可以从64KHz至48MHz,但必须与MCLKx同步。 (13)Dx:由FSx启动的三态PCM数据输出。 (14)FSx,发送帧同步脉冲输入,它启动BCLKx并使Dx上PCM数据移出

您可能关注的文档

文档评论(0)

xfnzn + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档